欢迎来到天天文库
浏览记录
ID:58876394
大小:647.00 KB
页数:16页
时间:2020-09-21
《三位二进制加法计数器、序列信号发生器的设计、用集成芯片设计一个256进制加法计数器.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、..目录1课程设计的目的与作用12设计任务12.1同步计数器12.2序列信号发生器13设计原理13.1同步计数器13.1.1加法计数器23.1.2减法计数器23.1.3用集成芯片设计一个256进制的加法器23.2序列信号发生器34实验步骤34.1同步计数器34.1.1加法计数器44.1.2减法计数器74.1.3用集成芯片设计一个256进制的加法器104.2序列信号发生器115设计总结与体会146参考文献15.....1课程设计的目的与作用1.了解同步计数器及序列信号发生器工作原理;2.掌握计数器电路的分析,设计方法及应用;3.掌握序列信号发生器
2、的分析,设计方法及应用;2设计任务2.1同步计数器1.使用设计一个循环型3位2进制加法计数器,其中无效状态为(001,010),组合电路选用与门和与非门等。2.根据自己的设计接线。3.检查无误后,测试其功能。2.2序列信号发生器1.使用设计一个能循环产生给定序列的序列信号发生器,其中发生序列(1000001),组合电路选用与门和与非门等。根据自己的设计接线。2.检查无误后,测试其功能。3设计原理3.1同步计数器(1)计数器是用来统计输入脉冲个数电路,是组成数字电路和计算机电路的基本时序逻辑部件。计数器按长度可分为:二进制,十进制和任意进制计数器
3、。计数器不仅有加法计数器,也有减法计数器。如果一个计数器既能完成累加技术功能,也能完成递减功能,则称其为可逆计数器。在同步计数器中,个触发器共用同一个时钟信号。(2).....时序电路的分析过程:根据给定的时序电路,写出各触发器的驱动方程,输出方程,根据驱动方程带入触发器特征方程,得到每个触发器的词态方程;再根据给定初太,一次迭代得到特征转换表,分析特征转换表画出状态图。(1)设计过程:设计流程如图1所示。检查能否自启动选定触发器类型逻辑图最简逻辑表达式状态转换图状态赋值时序逻辑问题图1同步时序逻辑电路设计流程3.1.1加法计数器CP是输入计数
4、脉冲,所谓计数,就是记CP脉冲个数,每来一个CP脉冲,计数器就加一个1,随着输入计数脉冲个数的增加,计数器中的数值也增大,当计数器记满时再来CP脉冲,计数器归零的同时给高位进位,即要给高位进位信号。3.1.2减法计数器CP是输入减法计数脉冲,每输入一个CP脉冲,计数器就减一个1,当不够减时就向高位借位,显然向高位借来的1应当8,8-1=7。因此在状态为000时,输入一个CP脉冲,不够减,向高位借1当8,减去1后剩7,所以计数器的状态应该由000转换到111,且同时应向高位送出借位信号。3.1.3用集成芯片设计一个256进制的加法器选取两片74L
5、S161设计由状态00000000~11111111的256进制加法计数器。74LS161具有以下功能:.....★异步清零功能当时,计数器清零。在时,其他输入信号都不起作用,由时钟触发器的逻辑特性知道,其异步输入端信号是优先的,正是通过复位计数器也即使异步清零的。★同步并行置数功能当、时,在CP上升沿操作下,并行输入数据进入计数器,使。★二进制同步加法计数功能当时,若,则计数器对CP信号按照8421编码进行加法计数。★保持功能当时,若,则计数器将保持原来状态不变。对于进位信号有两种情况,如果,那么;若是,则。3.2序列信号发生器(1)序列是把
6、一组0,1数码按一定规则顺序排列的串行信号,可以做同步信号地址码,数据等,也可以做控制信号。(2)计数型序列信号发生器是在计数器的基础上加上反馈网络构成。要实现序列长度为M序列信号发生器。其设计步骤为:a先设计一个计数模值为M的计数器;b再令计数器每一个状态输出符合序列信号要求;C根据计数器状态转换关系和序列信号要求设计输出组合网络。.....4实验步骤4.1同步计数器4.1.1加法计数器(1)根据要求有其状态图如下图2所示。000/0011/0100/0101/011001110/1排列Q2nQ1nQ0n输出/Y图2状态图(2)选择触发器,求
7、时钟方程、输出方程、状态方程a选择触发器由于触发器功能齐全、使用灵活,在这里选用3个CP下降沿触发的边沿JK触发器。b求时钟方程采用同步方案,故取CP0=CP1=CP2=CP(1.1)CP是整个要设计的时序电路的输入时钟脉冲。c求输出方程确定约束项由所给题目有无效状态为001,010其对应的最小项为和是约束项。由图2所示状态图所规定的输出与现态之间的逻辑关系,可以直接画出输出信号Y的卡诺图,如图3所示。.....Q1nQ0n0X010X00Q2n0001111001图3Y的卡诺图显然,根据图3可以得到(1.2)d求状态方程由图2所示状态图可直接
8、画出如图4所示电路次态Q2n+1Q1n+1Q0n+1卡诺图。再分解开便可得到如图5所示各触发器的卡诺图。Q1nQ0n011XXX110000111XX
此文档下载收益归作者所有