山东理工大学教案

山东理工大学教案

ID:5800832

大小:200.00 KB

页数:24页

时间:2017-12-25

山东理工大学教案_第1页
山东理工大学教案_第2页
山东理工大学教案_第3页
山东理工大学教案_第4页
山东理工大学教案_第5页
资源描述:

《山东理工大学教案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、山东理工大学教案第16次课教学课型:理论课□实验课□√习题课□实践课□技能课□其它□主要教学内容(注明:*重点#难点):1.时序逻辑电路特点、分类及其功能表示方法;2.触发器功能及功能分类;*3.基本RS触发器;#*4.钟控触发器。教学目的要求:了解时序逻辑特点及其类型,理解基本RS触发器的工作原理,熟练掌握JK触发器和D触发器的功能及其功能描述。教学方法和教学手段:板书讲授讨论、思考题、作业:5.1参考资料:《数字电子技术简明教程》余孟尝主编高等教育出版社2001《数字集成电子技术教程》李士雄高等教育出版社1993《数字电子技术基础》阎石高等教

2、育出版社2000《数字电子技术基础》侯建军主编高等教育出版社2003注:教师讲稿附后第5章时序逻辑教学重点:1.触发器的结构类型和功能分类;2.触发器的功能表示方法及触发器功能间的相互转换;3.触发器的电气特性。4.时序逻辑电路的特点及功能表示方法;5.时序逻辑电路的分析方法和设计方法;6.计数器、寄存器、顺序脉冲发生器的功能及类型;7.集成计数器和移位寄存器的应用。教学难点:1.触发器的脉冲触发特性;2.触发器功能间的相互转换方法。3.一般时序逻辑电路的设计;4.集成计数器的应用。5-1概述一、时序逻辑电路的特点1.逻辑功能上,某时刻的输出状态

3、不仅和该时刻的输入信号有关,而且还取决于电路原来(该时刻前瞬间)的状态。2.结构上,存在具有记忆功能的器件——触发器。二、时序电路逻辑功能表示方法时序逻辑的组成框图1.逻辑表达式(输出方程、驱动方程、状态方程)2.状态表(次态、输出关于输入和现态的真值表)3.卡诺图4.状态图5.时序图三、时序逻辑电路的分类1.按逻辑功能分为计数器、寄存器、读/写存储器、顺序脉冲发生器等。2.按电路中触发器状态变化是否同步可以分为同步时序电路和异步时序电路。5.按电路输出信号的特性分为Mealy型(不仅取决于电路的现态,而且还于电路的输入有关)和Moore型(仅取

4、决于电路的现态)。4.SSI、MSI、LSI、VLSI或CMOS、TTL等。5-2触发器概述1.对触发器的要求1)应该具有两个稳定状态——0状态和1状态2)能够接收、保存和输出信号2.触发器的现态和次态现态——触发器接收输入信号之前的状态叫做现态,用Qn表示。次态——触发器接收输入信号之后的状态叫做次态,用Qn+1表示。3.触发器的分类1)按照电路结构和工作特点分基本触发器、同步触发器、主从触发器和边沿触发器2)按照(在时钟控制下的)功能分RS型触发器、D触发器、JK触发器、T触发器和T´触发器一、基本RS触发器P173(一)电路组成及逻辑符号1

5、.电路组成(俩与门构成)SDRD2.逻辑符号(二)工作原理1.电路有两个稳定状态电路无输出信号即时,有两个稳定状态—0状态和1状态。2.电路接收输入信号过程(1)接收置1信号过程(2)接收置0信号过程3.不允许在端和端同时加输入信号(1)同时作用Q和均输出1;(2)信号同时撤消时状态不定;(3)信号分时撤消时,状态由后撤消的决定。(三)功能及其表示1.特性表(状态转移真值表)P174RDSD-----2.特性方程3.状态转换和激励表1)转换图P1752)激励表(四)用或非门组成的基本触发器1.电路组成及逻辑符号P1762.状态转移真值表(特性表)

6、RD=SD=1时,Q和端均输出0,(五)基本RS的应用举例——消抖动电路P177★集成基本触发器◎CMOS集成基本触发器1.CC4044------4RS基本触发器与非门构成、16脚、三态输出、输入低电平有效、违约Q和端均输出0;2.CC4043------4RS基本触发器或非门组成、16脚、三态输出、输入高电平有效、违约Q和端均输出1;◎TTL集成基本触发器74279、74LS279---------P1994个基本RS触发器、违约Q和端均输出1;★基本RS触发器的主要特点1.优点结构简单具有置0、置1和保持功能2.缺点电平直接控制和R、S有约

7、束。二、钟控触发器(一)钟控RS触发器(同步RS触发器)1.电路组成及工作原理P178电路组成、逻辑符号、工作原理2.功能表示特性表(状态表、转移表)、状态图与特性方程3.主要特点1)时钟电平控制2)R、S之间有约束★或非门、与门及与或非门也可以构成同步RS触发器(二)钟控D触发器1.电路组成及工作原理P1792.功能表示1)特性方程CP=1期间有效2)特性表(状态表)3)状态图3.主要特点1)时钟电平控制,无约束问题2)CP=1时跟随,下降沿到来时才锁存。(三)钟控JK触发器1.电路组成及工作原理电路组成及逻辑符号P179工作原理(J、K四组合

8、CP作用------结果总结)2.功能表示1)特性方程2)特性表(状态表)JK注0000保持00110100置001101001置110

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。