数字逻辑设计及应用电子科技大学数字设计原理与实践.doc

数字逻辑设计及应用电子科技大学数字设计原理与实践.doc

ID:57185291

大小:1.81 MB

页数:7页

时间:2020-08-05

数字逻辑设计及应用电子科技大学数字设计原理与实践.doc_第1页
数字逻辑设计及应用电子科技大学数字设计原理与实践.doc_第2页
数字逻辑设计及应用电子科技大学数字设计原理与实践.doc_第3页
数字逻辑设计及应用电子科技大学数字设计原理与实践.doc_第4页
数字逻辑设计及应用电子科技大学数字设计原理与实践.doc_第5页
资源描述:

《数字逻辑设计及应用电子科技大学数字设计原理与实践.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子科技大学二零零五至二零零六学年第一学期期末“数字逻辑设计及应用”课程考试题(120分钟)考试形式:考试日期2005年月日一二三四五六七八九十总分评卷教师一、填空题:(每题1分,共10分)1.已知8421-BCD码为8421-BCD,它等值的二进制数为()。2若,它的对偶式()。3若J-K触发器原态为“1”,控制输入J=1,K=0,当有效时钟作用后Q(t+1)=(1)。4二进制数的原码为(10110)原,它对应的8位的补码是()补。5已知二进制码()2,则等值的格雷码是()。6n级环形计数器的状态转换图中无效状态有(2n-n)个。7为构成4

2、096´8的RAM,需要(16)片1024´2的RAM。8.若最简状态转换表中,状态数为n,则所需状态变量数K为(élog2nù)的整数。9.n个变量所构成的所有最小项之和等于(1)。10.一个8位数模转换器(DAC)的最小输出电压增量为0.02V,当输入代码为时,输出电压(4.44)V。二、单项选择题:(每题2分,共10分)1.某集成电路芯片,查手册知其最大输出低电平VOLmax=0.4V,最大输入低电平VILmax=0.8V,最小输出高电平VOHmin=2.6V,最小输入高电平VIHmin=2.0V,则其高电平噪声容限等于(b)。a)0.

3、4Vb)0.6Vc)1.6Vd)1.2V2.正逻辑与非门,用负逻辑表示时,则是(d)。a)异或门b)与门c)或门d)或非门3.Mealy型电路的输出(c)。a)仅与当时的输入有关b)仅与当时的状态有关c)与当时的输入及状态都有关d)与当时的输入及状态都无关4.利用移位寄存器设计一个""串行序列发生器,最少需要的触发器个数是(b)。a)3个b)4个c)5个d)8个5.对于一个逻辑函数,下列哪个说法是不正确的(a)。a)最小和逻辑表达式肯定唯一b)标准和逻辑表达式肯定唯一c)标准积逻辑表达式肯定唯一d)完全和逻辑表达式肯定唯一三、已知逻辑函数,试

4、求:函数F的最简积之和(与或)表达式;(10分)ABCD000111100011011111110111所以,(a)四、a)分析下述由4选1数据选择器构成的组合逻辑电路,写出函数的逻辑式并说明其功能。(10分)功能:三变量多数表决电路。ABCD00011110001011011011111111100110(1分)降维ABC00011110010111D11D(1分)降维BC0101A1D1(1分)b)只用一片4选1数据选择器实现逻辑函数。(不允许用逻辑门电路辅助,输入只提供原变量。)写出设计过程。(5分)可得:五.分析下图中的时钟同步状态机

5、。(15分)1、写出激励方程(excitationequations)、输出方程(outputequation)、转移表(transitiontable),以及状态/输出表(state/outputtable)。(状态Q1Q2=00~11使用状态名A~D)。(12分)2、假设机器的起始状态为00,请写出当输入X=时的输出序列Z。(3分)1.激励方程式:,,输出方程式:转换方程式:Q1Q2X010000,010,10100,000,01011,101,11110,110,0Q1*Q2*,ZSX01AA,0C,1BA,0A,0CD,1B,1DC,

6、1C,0Q1*Q2*,Z转换/输出表:状态表:2.X:110010001Z:110011110S:ACBAACDCDCSX01AB,1C,0BD,0A,0CB,1C,1DD,1A,0S*,Z六、用D触发器设计一个时钟同步状态机,它的状态/输出表如下表所示。使用两个状态变量(Q1和Q2),状态赋值为A=00,B=11,C=10,D=01。写出转换表、激励方程式和输出方程式,画出电路图。(15分)Q1Q2X010011,110,01101,000,01011,110,10101,100,0Q1*Q2*(D1D2),Z转换(激励)表激励方程式:,输

7、出方程式:电路图:七、一个MEALY型序列检测器,当且仅当输入X是010或101时,输出Z为1。允许重叠。当开始启动时,它在初态A(另外还有四个状态)。写出状态表或状态图。(10分)比如:X:0010010100110110100Z:00010011100001001100状态表:X状态含义S01初态AB,0C,0收到0BB,0D,0收到1CE,0C,0收到01DE,1C,0收到10EB,0D,1S*,ZMEALY型,完全正确:(10分)设计成摩尔机结构,但完全正确:(7分)每发生一次转移错误,扣1分,扣完为止。八、分析下面的电路,1)写出反

8、馈函数D的表达式;(5分)2)4位通用移位寄存器74194的功能表如下,完成时序图,说明电路的功能。(10分)1)2)序列发生器,循环产生序列。完成时序图:Func

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。