组合逻辑电路lm概要课件.ppt

组合逻辑电路lm概要课件.ppt

ID:57028138

大小:989.50 KB

页数:26页

时间:2020-07-26

组合逻辑电路lm概要课件.ppt_第1页
组合逻辑电路lm概要课件.ppt_第2页
组合逻辑电路lm概要课件.ppt_第3页
组合逻辑电路lm概要课件.ppt_第4页
组合逻辑电路lm概要课件.ppt_第5页
资源描述:

《组合逻辑电路lm概要课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第1O章组合逻辑电路组合逻辑电路由若干个逻辑门组成的具有一组输入和一组输出的非记忆性逻辑电路,输出仅由输入决定,与电路当前状态无关;电路结构中无反馈环路(无记忆)。10.1组合逻辑电路的分析特点输入输出间没有反馈回路电路中不含记忆原件电路任何时刻的输出仅取决与该时刻10.1组合逻辑电路的分析步骤逻辑图逻辑表达式11最简与或表达式化简22从输入到输出逐级写出最简与或表达式3真值表34电路的逻辑功能当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的

2、组合电路:只要有2票或3票同意,表决就通过。4真值表电路功能描述例:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要求列出真值表。1穷举法122逻辑表达式3最简与或表达式化简45逻辑变换(如与非门设计)逻辑电路图3化简4510.2组合逻辑电路部件组合逻辑部件是指

3、具有某种逻辑功能的中规模集成组合逻辑电路芯片。常用的组合逻辑部件有加法器、数值比较器、编码器、译码器、数据选择器和数据分配器等。10.2.1编码器实现编码操作的电路称为编码器。3位二进制编码器输入8个互斥的信号输出3位二进制代码真值表逻辑表达式逻辑图8421码编码器输入10个互斥的数码输出4位二进制代码真值表逻辑表达式逻辑图3位二进制优先编码器在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。设I7的优先级别最高,I6次之,依此类推,I0最低。真值表逻辑表达式逻辑图8线-3线优

4、先编码器10.2.2译码器把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。二进制译码器是把二进制代码的所有组合状态都翻译出来,设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,每个输出中只有一个为1(或为0),其余全为0(或为1)。二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。二进制译码器3位二进制译码器真值表输入:3位二进制代码输出:8个互斥的信号逻辑表达式逻辑图电路特点:与门组成的阵列二-十进制译码器的输入是十进制数的4位二

5、进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。8421码译码器把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。真值表逻辑表达式逻辑图显示译码器数码显示器用来驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号翻译成人们习惯的形式直观地显示出来的电路,称为显示译码器,由译码器和驱动器集中在一块芯片上。b=c=f=g=1

6、,a=d=e=0时c=d=e=f=g=1,a=b=0时共阴极显示译码器真值表真值表仅适用于共阴极LED10.2.44选1数据选择器真值表逻辑表达式地址变量输入数据由地址码决定从4路输入中选择哪一路输出。逻辑图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。