欢迎来到天天文库
浏览记录
ID:56752300
大小:341.75 KB
页数:6页
时间:2020-07-07
《实验二、组合逻辑电路设计(半加器、全加器).pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验二组合逻辑电路设计(半加器、全加器)一、半加器.说明:其中A为加数,B为被加数,Y为A、B的和与它们同位的部分,Z为它们的和中向高位的进位部分。真值表如图示:ABYZ其逻辑函数式为:00000110Y=A’B+AB’10101101Z=AB如果用74ls138做半加器。图为74LS138的真值表:由真值表得:由Y=A’B+AB’=m1+m2=(m1’.m2’)’Z=AB=(m3’)’二、全加器说明:其中A为加数,B为被加数,C为低位向高位的进位,Y为A、B得和与他们同位部分,Z为它们的和中向高位的进位部分。真值表如图示:由表得:ABCYZY=A’BC’+AB’C’+A’B’C+ABC
2、00000=m2+m4+m1+m701010=(m2’·m4’·m1’·m7’)’10010Z=ABC’+A’BC+AB’C+ABC11001=m6+m3+m5+m700110=(m6’·m3’·m5’·m7’)’011011010111111ABC0100001、若用与非门、反相器、异或门做,0101由卡洛图得Z。1111Z有:1001Z=AB+BC+AC=((((AB)’(BC)’)’)’(AC)’)’Z逻辑函数图为:若不用卡洛图化简:则:Z=ABC’+A’BC+AB’C+ABC=AB(C’+C)+C(A⊕B)=((AB)’·(C(A⊕B))’)’逻辑函数图为:2、由于Y用卡洛图无
3、法化简,即已为最简,但没有三输入与非门只有二输入的。故Y化简为:Y=A’BC’+AB’C’+A’B’C+ABC=C’(A⊕B)+C(A⊙B)=((C’(A⊕B))’·(C(A⊙B)’)’Y的逻辑图为:用与非门做若用74LS138做:Y的逻辑函数式及测试真值表为如图:Z的逻辑函数表达式及测试真值表如图示:
此文档下载收益归作者所有