全加器和全减器的设计实验报告.doc

全加器和全减器的设计实验报告.doc

ID:56482138

大小:679.50 KB

页数:6页

时间:2020-06-24

全加器和全减器的设计实验报告.doc_第1页
全加器和全减器的设计实验报告.doc_第2页
全加器和全减器的设计实验报告.doc_第3页
全加器和全减器的设计实验报告.doc_第4页
全加器和全减器的设计实验报告.doc_第5页
资源描述:

《全加器和全减器的设计实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验全加器和全减器的设计实验报告姓名:刘梦梦学号:15336113一.预习报告:<手写版>二.实验报告:1.设计过程全加器:1)通过真值表分析得到Sum=(A⊕B)⊕C(N)C(N+1)=AB+C(N)(A⊕B)由于实验过程中没有或门可以供使用,所以对C(N+1)的形式做变更。C(N+1)=A,B,C(N)的产生使用74LS197,即sum可使用两个74LS86实现,C(N+1)可使用三个74LS00与非门和一个74LS86异或门实现。用proteus软件进行仿真测试:2)使用74LS138译码器实现,可以实现三个变量的逻辑函数。Y

2、0-Y7代表着输入变量的全部最小项。通过真值表可以得到Sum==C(N+1)==即使用两个四输入与非门74LS20即可实现用proteus软件进行电路仿真测试:全减器:1)通过真值表分析得到Sum=(A⊕B)⊕C(N)C(N+1)=BC(N)+(B⊕C(N))由于实验过程中没有或门可以供使用,所以对C(N+1)的形式做变更。C(N+1)=A,B,C(N)的产生使用74LS197,即sum可使用两个74LS86实现,C(N+1)可使用三个74LS00与非门和一个74LS86异或门实现,其中的实现可以将A接入一个与非门,达到取反。用pr

3、oteus软件进行仿真测试:2)使用74LS138译码器实现,可以实现三个变量的逻辑函数。Y0-Y7代表着输入变量的全部最小项。通过真值表可以得到Sum==C(N+1)==即使用两个四输入与非门74LS20即可实现用proteus软件进行电路仿真测试:2.实验过程全加器:1)利用门电路实现。使用74ls197构成十六进制计数器产生8421码作为A,B,C(N)的信号输入,将CP0接连续脉冲10kHz,Q0和CP1,连接,Q2,Q1,Q0分别作为A,B,C(N),将A,B接入74ls86,其输出和C(N)再一起接入74ls86,输出即

4、为sum。再将A,B一起接入74ls00,将A,B异或的输出和C(N)一起接入74ls00,两个74ls00的输出一起接入一个74ls00,最后输出即为C(N+1).连接电路后,把A,B,C(N),SUM,C(N+1)分别接入逻辑分析仪的D2-D6.得到波形如下:1234567891011121314D210000111100001D310011001100110D410101010101010D510110100101101D6100010111000102)使用74ls138,产生A,B,C(N)的方法同上,将138的输入S2=

5、A,S1=B,S0=C(N),G1接高电平,G2A和G2B接低电平,根据设计过程的计算,将Y1,Y2,Y4,Y7接入74ls20,输出即为SUM,将Y3,Y5,Y6,Y7接入74ls20,输出即为C(N+1).连接电路后,把A,B,C(N),SUM,C(N+1)分别接入逻辑分析仪的D2-D6.得到波形如下:1234567891011121314D201111000011110D310011001100110D410101010101010D501001011010010D610111000101110全减器:1)利用门电路实现。使用

6、74ls197构成十六进制计数器产生8421码作为A,B,C(N)的信号输入,将CP0接连续脉冲10kHz,Q0和CP1,连接,Q2,Q1,Q0分别作为A,B,C(N),将A,B接入74ls86,其输出和C(N)再一起接入74ls86,输出即为sum。再将B,C(N)一起接入74ls86,将A接入74ls00,两者的输出一起接入74ls00,其输出再和将B,C(N)接入74ls00的输出一起接入一个74ls00,最后输出即为C(N+1).连接电路后,把A,B,C(N),SUM,C(N+1)分别接入逻辑分析仪的D2-D6.得到波形如下

7、:1234567891011121314D201111000011110D310011001100110D410101010101010D501001011010010D6100010111000102)使用74ls138,产生A,B,C(N)的方法同上,将138的输入S2=A,S1=B,S0=C(N),G1接高电平,G2A和G2B接低电平,根据设计过程的计算,将Y1,Y2,Y4,Y7接入74ls20,输出即为SUM,将Y1,Y2,Y3,Y7接入74ls20,输出即为C(N+1).连接电路后,把A,B,C(N),SUM,C(N+1)

8、分别接入逻辑分析仪的D2-D6.得到波形如下:1234567891011121314D201111000011110D310011001100110D410101010101010D501001011010010D6100010111

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。