一位全加器VHDL的设计实验报告.doc

一位全加器VHDL的设计实验报告.doc

ID:56786748

大小:157.00 KB

页数:5页

时间:2020-07-11

一位全加器VHDL的设计实验报告.doc_第1页
一位全加器VHDL的设计实验报告.doc_第2页
一位全加器VHDL的设计实验报告.doc_第3页
一位全加器VHDL的设计实验报告.doc_第4页
一位全加器VHDL的设计实验报告.doc_第5页
资源描述:

《一位全加器VHDL的设计实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、EDA技术及应用实验报告——一位全加器VHDL的设计班级:XXX姓名:XXX学号:XXX一位全加器的VHDL设计一、实验目的:1、学习MAX+PLUSⅡ软件的使用,包括软件安装及基本的使用流程。2、掌握用VHDL设计简单组合电路的方法和详细设计流程。3、掌握VHDL的层次化设计方法。二、实验原理:本实验要用VHDL输入设计方法完成1位全加器的设计。1位全加器可以用两个半加器及一个或门连接构成,因此需要首先完成半加器的VHDL设计。采用VHDL层次化的设计方法,用文本编辑器设计一个半加器,并将其封装成模块

2、,然后在顶层调用半加器模块完成1位全加器的VHDL设计。三、实验内容和步骤:1、打开文本编辑器,完成半加器的设计。2、完成1位半加器的设计输入、目标器件选择、编译。2、打开文本编辑器,完成或门的设计。4、完成或门的设计输入、目标器件选择、编译。5、打开文本编辑器,完成全加器的设计。6、完成全加器的设计输入、目标器件选择、编译。7、全加器仿真8、全加器引脚锁定四、结果及分析:该一位加法器是由两个半加器组成,在半加器的基础上,采用元件的调用和例化语句,将元件连接起来,而实现全加器的VHDL编程和整体功能。全

3、加器包含两个半加器和一或门,1位半加器的端口a和b分别是两位相加的二进制输入信号,h是相加和输出信号,c是进位输出信号。构成的全加器中,A,B,C分别是该一位全加器的三个二进制输入端,H是进位端,Ci是相加和输出信号的和,下图是根据试验箱上得出的结果写出的真值表:信号输入端信号输出端AiBiCiSiCi0000000110010100110110010101011100111111

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。