数字电子时钟逻辑电路设计.doc

数字电子时钟逻辑电路设计.doc

ID:56120377

大小:187.50 KB

页数:15页

时间:2020-03-16

数字电子时钟逻辑电路设计.doc_第1页
数字电子时钟逻辑电路设计.doc_第2页
数字电子时钟逻辑电路设计.doc_第3页
数字电子时钟逻辑电路设计.doc_第4页
数字电子时钟逻辑电路设计.doc_第5页
资源描述:

《数字电子时钟逻辑电路设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、12计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉《数字逻辑》课程设计报告设计题目:数字电子钟组员:黄土标黄维超蔡荣达孙清玉指导老师:麦山日期:2013/12/271412计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉实习题目指导教师职称学生姓名学号日期摘要数字电子钟是一种用数字显示秒、分、时的计时装置,本次数字时钟电路设计采用GAL系列芯片来分别实现时、分、秒的24进制和60进制的循环电路,并支持手动清零和校正的功能。关键词数字电子钟;计数器;GAL;4040芯片;M74LS125AP三态门1设计任务及其工作原理1.1设计任务设计一台能显示时,

2、分,秒的数字电子钟。技术要求:(1)秒、分为00~59六十进制计数器。(2)时为00~23二十四进制计数器。(3)可手动校正:能分别进行秒、分、时的校正。只要将开关置于手动位置,可分别对秒、分、时进行手动脉冲输入调整或连续脉冲输入校正。并且可以手动按下脉冲进行清零。1.2工作原理本数字电子钟的设计是根据时、分、秒各个部分的的功能的不同,分别用GAL16V8D设计成六十进制计数器和用GAL22V10。秒的个位,设计成十进制计数器,十位设计成六进制进制计数器(计数从00到59时清零并向前进位)。分部分的设计与秒部分的设计完全相同;时的个位,设计成二进制计数器,十位设计为四进制计数器,当时钟

3、计数到23时59分59秒时,使计数器的小时部分清零,进而实现整体循环计时的功能。2电路的组成2.1计数器部分:利用GAL16V8D和GAL22V10芯片分别组成二十四进制计数器和六十进制计数器,它们采用同步连接,利用外接标准脉冲信号进行计数。2.2显示部分:将三片GAL芯片对应的引脚分别接到实验箱上的七段共阴数码显示管上,根据脉冲的个数显示时间。3.3分频器:由于实验箱上提供的时钟脉冲的时间间隔太小,所以使用GAL16V8D和GAL16V8D、4040芯片和M74LS125AP三态门芯片设计一个分频器,使连续输出脉冲信号时间间隔为0.5s3设计步骤及方法3.1分和秒部分的设计:1412

4、计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉分和秒部分的设计是采用GAL16V8D芯片来设计的60进制计数器,具体设计如图1示:图1分和秒部分设计图秒部分的设计是秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成从00-59的六十进制计数器。当计数到59时清零并重新开始计数。3.2小时的设计:具体设计如图2示:1412计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉图2小时部分设计图小时部分的设计是二十四进制的计数器,由00到23的二十四进制循环计数。3.3分频器的设计分频器的设计原理是通过计数器把时钟源脉冲的频率降低。因T=1/f,f=0

5、.1M要使T=0.5s,则有f=2所以0.1M/X=2,得X=50000所以得做一个模为50000的计数器,这里用GAL16V8D、4040和M74LS125AP三态门来构建。1412计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉图3分频器设计图6电路总体说明:正常显示:首先手动按下脉冲,进行手动清零。然后在外接分频器的作用下,将开关1打开,秒加法计数器开始记数,通过七段数码显示管显示秒的数字。当经过60个脉冲信号后,秒计数器完成一次循环。当秒计数器的由59变为00时,co由低电平跳到高电平,致使分加法计数器的cen使能端有效,分加法计数器加一,完成秒向分的进位。分

6、进时和秒进分的原理一样。手动清零:按下脉冲。手动校正:原理如下表:cenadj状态1X计数00保持01校正(不进位)电路图总体设计如图3所示:1412计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉7设计所用器材1、六十进制计数器GAL16V8D、GAL22V103片2、分频器GAL16V8D、40402片3、三态门M74LS125AP1片8小结1412计师一班设计题目:数字电子时钟组员:黄土标、黄维超、蔡荣达、孙清玉通过这一周的设计学习,我感觉有很大的收获:首先,通过这次课程设计使自己对课本上的知识可以应用于实际,使理论与实际相结合,加深自己对课本知识的更好理解,同

7、时也段练了我个人的动手能力,充分利用图书馆网络去查阅资料,增加了许多课本以外的知识。更加了解了时序逻辑电路的设计步骤及方法,对时序逻辑电路的触发方式的理解更加深刻即同步连接方式和异步连接方式的了解。掌握了abel-hdl语言以及ispEXPERT的使用以及对GAL系列芯片的设计方法有进一步的了解,和4040、M74LS125AP三态门芯片引脚结构和功能的理解及运用。其次就是考虑问题要周全,即使是一开始认为对的东西,也要用怀疑的心态来看待它,这样

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。