数字电子技术试卷B答案.pdf

数字电子技术试卷B答案.pdf

ID:52299199

大小:1.47 MB

页数:9页

时间:2020-03-26

数字电子技术试卷B答案.pdf_第1页
数字电子技术试卷B答案.pdf_第2页
数字电子技术试卷B答案.pdf_第3页
数字电子技术试卷B答案.pdf_第4页
数字电子技术试卷B答案.pdf_第5页
资源描述:

《数字电子技术试卷B答案.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、国防科技大学2008学年秋季学期------------《数字电子技术基础》考试试卷(B)卷参考答案--------------考试形式:闭卷考试时间:120分钟满分:100分。专业:题号一二三四五六七总分--------------得分评阅人注意:1、所有答题都须写在此试卷纸密封线右边,写在其它纸上一律无效。--------------2、密封线左边请勿答题,密封线外不得有姓名及相关标记。年级:线得分一、填空题(共5小题,每题2分,共10分)-1、逻辑等式F=A(B+C)+D的对偶式是F*=(A+BC)⋅D;反演式是封学院:F=(A+BC)⋅

2、D。-2、(10100101110.10111)2=(2456.56)8=(52E.B8)16'密3、按照逻辑功能的不同,触发器可以分成RS、D、JK、T、T等类型;而从电路结构和动作特点上又可以把触发器分为基本RS触发器、钟控(同步)触姓名:----------------发器、主从触发器以及各种形式的边沿触发器。4、半导体存储器按存取功能分为只读存储器和随机存储器。----------------5、A/D转换器将模拟信号转换为数字信号的转换过程一般分为四个阶段:即采样、保持、量化和编码。学号:-----------------第1页共9页

3、得分二、选择题(共10小题,每小题2分,共20分)1、已知F=ABC+CD,选出下列中的D可以肯定使F=1。(A)A=0,BC=1(B)B=1,C=1(C)C=1,D=0(D)BC=1,D=12、下列各门电路中C的输出端可以并联使用;(A)CMOS传输门(B)CMOS反相器(C)TTLOC门(D)TTL反相器3、下列B不属于组合逻辑电路。(A)数据分配器(B)寄存器(C)数据选择器(D)优先编码器4、下列A触发器具有一次变化问题。(A)主从JK触发器(B)利用CMOS传输门的上边沿D触发器(C)同步D触发器(D)维持阻塞D触发器5、一个5位二进

4、制加法计数器,由00000状态开始,经过198个输入脉冲后,此计数器的状态为C。(A)00100(B)00101(C)00110(D)001116、下列功能表示方法中不适合用于时序逻辑电路功能表示的是:C。(A)状态转换图(B)时序图(C)数理方程(D)驱动方程7、滞回特性是B的基本特性。(A)单稳态触发器(B)施密特触发器(C)环形振荡器(D)多谐振荡器8、下列器件中,D最适宜用作定时器和延时器使用。(A)555定时器构成的多谐振荡器(B)压控振荡器(C)555定时器构成的施密特触发器(D)555定时器构成的单稳态触发器9、双积分型A/D转换

5、器输出状态D和下述B参量无关。(A)计数器位长N(B)积分器的时间常数τ(RC)(C)输入信号v(D)参考电压VIref10、下列几种A/D转换器中,A的转换速度最快?(A)并联比较型ADC(B)双积分型ADC(C)计数型ADC(D)逐次渐近型ADC第2页共9页得分三、分析简答题(共4小题,每小题5分,共20分)------------1.试将下列逻辑函数化为最简“与或”式:--------------F=A+ABC(A+BC+D)+BC解:F=A+ABC(A+BC+D)+BC专业:=A+A⋅(A+BC+D)+BC⋅(A+BC+D)+BC(3’

6、)--------------=A+BC(2’)--------------年级:线-封2.已知用3线-8线译码器74LS138构成的逻辑电路如下图所示,试写出Y1、学院:-Y2的逻辑表达式,列出真值表,并分析该电路的逻辑功能。其中74LS138输出低电平有效,使能端EN=S⋅S+S。123密解:Y1=∑m(1,2,4,7)姓名:----------------=ABC+ABC+ABC+ABC(1’)Y2=∑(3,5,6,7)m----------------=AC+AB+BC(1’)学号:-----------------第3页共9页列真值表

7、如下:(2’)ABCY1Y2由真值表知这是一个1位全加器电00000路,其中Y1为本位和,Y2为本位向高端00110的进位。01010(1’)01101100101010111001111113.图示为用555定时器组成的一种电路,表给出了555的引脚功能。试说明其工作原理,并说明VO端输出的波形脉宽大小由哪些参数决定,且电路对输入端S的脉宽大小有何要求?VCC84引脚2(S)6(R)4(MR)3(VO)7(Q)2VCCMRRS电平≤1/3VCC*>1.4V高电平悬空状态7DIS>1/3V6电平CC≥2/3VCC>1.4V低电平低电平R5VC电

8、平>1/3VCC<2/3V>1.4V保持保持CCCC1GNDVO电平**<0.3V低电平低电平13V注:*表示任意电平O解:图示是一个由555定时器组

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。