资源描述:
《数字电子技术试卷和答案.pdf》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是1111011;十六进制数是7B。2.1是8421码,其十进制为861。3.逻辑代数的三种基本运算是与,或和非。4.三态门的工作状态是0,1,高阻。5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。6.施密特触发器的主要应用是波形的整形。7.设4位转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。8.实现转换的主要方法有,,。二.判断题(10)1.码即8421码(错)2.八位二进制数可以表示256种不同状态。(对)3.与非门与与非门的逻辑功能不一样。()4.
2、多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。(对)5.计数器可作分频器。(对)三.化简逻辑函数(14)1.用公式法化简YABBDDCEDA,化为最简与或表达式。解;YABD2.用卡诺图化简Y(A,B,C,D)(3,5,6,7,10)+(0,1,2,4,8),化为最md简与或表达式。四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)解;YABC,CAB(AB)C,全加器,Y为和,C为进位。11五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q
3、端波形(设初态Q=0)(15)解;(1),(2)、Qn1QAQQn1A六.试用触发器和门电路设计一个同步的五进制计数器。(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出,的工作波形,并求出振荡频率。(15)数字电子技术试卷(2)三.填空(16)1.十进制数35.85的二进制数是;十六进制数是。2.逻辑代数中逻辑变量得取值为0、1。3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。。5.触发器的基本性质有有
4、两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。7.设6位转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为。8.一个8K字节的芯片,它的地址输入端的个数是13。判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。(对)2.二进制数1001和二进制代码1001都表示十进制数。(错)3.触发器的输出状态完全由输入信号决定。(错)4.模拟量送入数字电路前,须经转换。(对)5.多谐振荡器常作为脉冲信号源使用。(对)三.化简逻辑函数(14)1.用公式法化简YA
5、BCDABDBCDABCBDBC,化为最简与或表达式。2.用卡诺图化简Y(A,B,C,D)(2,3,7,8,11,14)+(0,5,10,15),化为md最简与或表达式。四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)五.触发器电路如图1(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)。(15)六.分析图2电路实现何种逻辑功能,其中X是控制端,对X=0和X=1分别分析,设初态为Q1,Q1。(要求写出电路方程,2
6、1列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)七.试用8选1数据选择器和74161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)数字电子技术试卷(3)四.填空(16)1.十进制数86的二进制数是;8421码是。2.在的真值表中,Y=1的状态有个。3.4位二进制数码可以编成个代码,用这些代码表示0~9十进制输的十个数码,必须去掉代码。4.描述触发器逻辑功能的方法有。5.若Q=1,0,1,则Qn1。。6.设地址为A~A,输出为Y~Y,则的容量为。07037.一个8位二进制转换器的分辨率为0.025,则
7、输入数字量为11010011时,输出模拟电压为。8.和是衡量、转换器性能优劣的主要指标。五.回答问题(10)1.已知,则,正确吗?为什么?2.五位环形计数器的时钟频率为10,其输出波形的频率是多少?三.化简逻辑函数(14)1.用公式法化简____YAABCDABCBCBC,化为最简与或表达式。2.用卡诺图化简Y(A,B,C,D)(0,4,6,8,13)+(1,2,3,9,10,11),化为md最简与或表达式。四.由双4选1数据选择器组成的电路如图1所示,①写出Y,Y12的表达式。②列出Y,Y的真值表。(15)12五.某