数字电子技术试卷B.pdf

数字电子技术试卷B.pdf

ID:52299435

大小:1.39 MB

页数:8页

时间:2020-03-26

数字电子技术试卷B.pdf_第1页
数字电子技术试卷B.pdf_第2页
数字电子技术试卷B.pdf_第3页
数字电子技术试卷B.pdf_第4页
数字电子技术试卷B.pdf_第5页
资源描述:

《数字电子技术试卷B.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、国防科技大学2008学年秋季学期------------《数字电子技术基础》考试试卷(B)卷--------------考试形式:闭卷考试时间:120分钟满分:100分。专业:题号一二三四五六七总分--------------得分评阅人注意:1、所有答题都须写在此试卷纸密封线右边,写在其它纸上一律无效。--------------2、密封线左边请勿答题,密封线外不得有姓名及相关标记。年级:线得分一、填空题(共5小题,每题2分,共10分)-1、逻辑等式F=A(B+C)+D的对偶式是;封学院:反演式是。-2、(10100101110.10111)2=

2、()8=()16密3、按照逻辑功能的不同,触发器可以分成RS、D、JK、、等类型;而从电路结构和动作特点上又可以把触发器分为基本RS触发器、、姓名:----------------以及各种形式的边沿触发器。4、半导体存储器按存取功能分为存储器和存储器。----------------5、A/D转换器将模拟信号转换为数字信号的转换过程一般分为四个阶段:即采样、、和编码。学号:-----------------第1页共8页得分二、选择题(共10小题,每小题2分,共20分)1、已知F=ABC+CD,选出下列中的可以肯定使F=1。(A)A=0,BC=1(

3、B)B=1,C=1(C)C=1,D=0(D)BC=1,D=12、下列各门电路中的输出端可以并联使用;(A)CMOS传输门(B)CMOS反相器(C)TTLOC门(D)TTL反相器3、下列不属于组合逻辑电路。(A)数据分配器(B)寄存器(C)数据选择器(D)优先编码器4、下列触发器具有一次变化问题。(A)主从JK触发器(B)利用CMOS传输门的上边沿D触发器(C)同步D触发器(D)维持阻塞D触发器5、一个5位二进制加法计数器,由00000状态开始,经过198个输入脉冲后,此计数器的状态为。(A)00100(B)00101(C)00110(D)0011

4、16、下列功能表示方法中不适合用于时序逻辑电路功能表示的是:。(A)状态转换图(B)时序图(C)数理方程(D)驱动方程7、滞回特性是的基本特性。(A)单稳态触发器(B)施密特触发器(C)环形振荡器(D)多谐振荡器8、下列器件中,最适宜用作定时器和延时器使用。(A)555定时器构成的多谐振荡器(B)压控振荡器(C)555定时器构成的施密特触发器(D)555定时器构成的单稳态触发器9、双积分型A/D转换器输出状态D和下述参量无关。(A)计数器位长N(B)积分器的时间常数τ(RC)(C)输入信号v(D)参考电压VIref10、下列几种A/D转换器中,的

5、转换速度最快?(A)并联比较型ADC(B)双积分型ADC(C)计数型ADC(D)逐次渐近型ADC第2页共8页得分三、分析简答题(共4小题,每小题5分,共20分)------------1.试将下列逻辑函数化为最简“与或”式:--------------F=A+ABC(A+BC+D)+BC专业:----------------------------年级:线2.已知用3线-8线译码器74LS138构成的逻辑电路如下图所示,试写出Y1、-Y2的逻辑表达式,列出真值表,并分析该电路的逻辑功能。其中74LS138输出低电平有效,使能端EN=S⋅S+S。封

6、123学院:-密姓名:--------------------------------学号:-----------------第3页共8页3.图示为用555定时器组成的一种电路,表给出了555的引脚功能。试说明其工作原理,并说明VO端输出的波形脉宽大小由哪些参数决定,且电路对输入端S的脉宽大小有何要求?VCC842VCCMRRS7DIS65RVCCC1GNDVO13VO引脚2(S)6(R)4(MR)3(VO)7(Q)电平≤1/3VCC*>1.4V高电平悬空状态电平>1/3VCC≥2/3VCC>1.4V低电平低电平电平>1/3VCC<2/3VCC>

7、1.4V保持保持电平**<0.3V低电平低电平注:*表示任意电平4.由下边沿JK触发器组成的电路如下图左所示。已知输入波形如下图右所示,试画出Q1端的波形。设电路初态为0。第4页共8页四、试用与非门设计一个组合逻辑电路,它接收1位余3-BCD码Y、得分3Y、Y、Y,且仅当3≤YYYY≤7时,输出F才为1。要求写出完整------------2103210的设计过程。(共10分)[注:余3-BCD码由8421-BCD码+‘0011’构成,有6个禁用码]--------------专业:----------------------------年级:线

8、-封学院:-密姓名:--------------------------------学号:-----------------第5页共8页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。