欢迎来到天天文库
浏览记录
ID:49311442
大小:1.92 MB
页数:24页
时间:2020-02-03
《数字电子技术chp4-3b.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、第四章 组合逻辑电路CombinationalLogicCircuit本次课主要内容若干常用的组合逻辑电路编码器(Encoder)译码器(Decoder)数据选择器(MultiplexerORDataSelector)加法器(Adder)数值比较器(Comparator)4.3.2译码器译码:译码是编码的反操作。译码器的功能是将每个输入的二进制代码译成对应的输出高、低电平信号。常用的有:二进制译码器,二-十进制译码器,显示译码器等一、二进制译码器例:3线—8线译码器输入输出A2A1A0Y7Y6Y5Y4Y3Y2Y1Y000000000001001000000100100000010
2、001100001000100000100001010010000011001000000111100000004.3.2译码器输入输出A2A1A0Y7Y6Y5Y4Y3Y2Y1Y00000000000100100000010010000001000110000100010000010000101001000001100100000011110000000真值表逻辑表达式用电路进行实现用二极管与门阵列组成的3线-8线译码器集成译码器实例:74HC138低电平输出附加控制端74HC138的功能表:输入输出S1A2A1A00XXXX11111111X1XXX11111111100001
3、11111101000111111101100101111101110011111101111010011101111101011101111110110101111111011101111111利用附加控制端进行扩展例:用74HC138(3线—8线译码器)4线—16线译码器D3=1D3=0二、二—十进制译码器将输入BCD码的10个代码译成10个高、低电平的输出信号BCD码以外的伪码,输出均无低电平信号产生例:74HC42三、用译码器设计组合逻辑电路1.基本原理3位二进制译码器给出3变量的全部最小项;。。。n位二进制译码器给出n变量的全部最小项;任意函数将n位二进制译码输出的最小
4、项组合起来,可获得任何形式的输入变量不大于n的组合函数2.举例例:利用74HC138设计一个多输出的组合逻辑电路,输出逻辑函数式为:Y01Y2Y3Y4Y5Y6Y7Y0AAA12S2S1S374138D10D0D1D2D3D4D5D6D7数据输出数据输入地址选择信号译码器的应用(1)用译码器构成数据分配器(2)其它应用[例]:利用译码器分时将采样数据送入计算机控制门控制门控制门控制门000全为1脱离总线数据四、显示译码器1.七段字符显示器典型器件:BS201(共阳极接法)2.BCD七段字符显示译码器(代码转换器)7448输入输出数字A3A2A1A0YaYbYcYdYeYfYg字形0
5、00001111110100010110000200101101101300111111001401000110011501011011011601100011111701111110000810001111111910011110011101010000110111101100110011211000100011131101100101114111000011111511110000000真值表卡诺图BCD-七段显示译码器7448的逻辑图7448的附加控制信号:(1)灯测试输入当时,Ya~Yg全部置为17448的附加控制信号:(2)灭零输入当,时,则灭灯7448的附加控制信号:
6、(3)灭灯输入/灭零输出输入信号,称灭灯输入控制端:无论输入状态是什么,数码管熄灭输出信号,称灭零输出端:只有当输入,且灭零输入信号时,才给出低电平因此表示译码器将本来应该显示的零熄灭了图3.3.17用7448驱动BS201的连接方法例:利用和的配合,实现多位显示系统的灭零控制整数部分:最高位是0,而且灭掉以后,输出作为次高位的输入信号小数部分:最低位是0,而且灭掉以后,输出作为次低位的输入信号
此文档下载收益归作者所有