数字电子技术考题

数字电子技术考题

ID:14712279

大小:649.50 KB

页数:28页

时间:2018-07-30

数字电子技术考题_第1页
数字电子技术考题_第2页
数字电子技术考题_第3页
数字电子技术考题_第4页
数字电子技术考题_第5页
资源描述:

《数字电子技术考题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、期末考试试题课程名称《数字电子技术》适用专业自动化、测控考试时间(120)分钟一、填空题(22分每空2分)1、A,。2、JK触发器的特性方程为:。3、单稳态触发器中,两个状态一个为稳态态,另一个为暂稳态态.多谐振荡器两个状态都为稳态_____态,施密特触发器两个状态都为暂稳态态.4、组合逻辑电路的输出仅仅只与该时刻的输入有关,而与电路原先状态无关。5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25.5V的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。6、一

2、个四选一数据选择器,其地址输入端有两个个。二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)=2)利用代数法化简逻辑函数,必须写出化简过程3)三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0).1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)

3、一、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分)04级自动化、测控《数字电子技术》A卷答案111111ABCD00000101101011111111一、填空题(22分每空2分)1、A,2、3、稳态,暂稳

4、态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分每小题5分)1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)=1×11×××××ABCD000001011010111112)3)三、画图题(10分每题5分)1、2、四、分析题(17分)1、(6分)2、(11分)五进制计数器五、设计题(28分)1、(20分)1)根据题意,列出真值表由题意可知,令输入为A、B、C表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G表示红、黄、绿三个批示

5、灯的状态,“1”表示亮,“0”表示灭。ABCRYG000001010011100101110111110010010100010100100001(2)由真值表列出逻辑函数表达式为:(3)根据逻辑函数表达式,选用译码器和与非门实现,画出逻辑电路图。2、(8分)RDQDQCQBQALDEPET161CPDCBA&11CP六、分析画图题(8分)《数字电子技术基础》试题(第一套)一、填空题:(每空1分,共15分)1.逻辑函数的两种标准形式分别为()、()。2.将2004个“1”异或起来得到的结果是(0)。3.半导

6、体存储器的结构主要包含三个部分,分别是(地址译码器)、(存取矩阵)、(输出缓冲剂)。4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,(单稳态触发器)和(施密特触发器)是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采

7、用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。一、填空(每空1分,共15分)1.2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.315.双积分型、逐次逼近型6.施密特触发器、单稳态触发器7.结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。三、分析图3所示电路:(10分)1)

8、试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)五、已知电路及CP、A的波形如图4(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)BC六、用T触发器和异或门构成的某种电路如图5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。