数字电路---触发器.ppt

数字电路---触发器.ppt

ID:48775638

大小:2.38 MB

页数:33页

时间:2020-01-23

数字电路---触发器.ppt_第1页
数字电路---触发器.ppt_第2页
数字电路---触发器.ppt_第3页
数字电路---触发器.ppt_第4页
数字电路---触发器.ppt_第5页
资源描述:

《数字电路---触发器.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第13章 集成触发器本章学习目标13.1集成触发器的基本形式13.2计数触发型钟控同步RS触发器及其空翻现象13.3防止空翻的触发器举例13.4几种逻辑功能不同的触发器13.5触发器的型号及应用举例本章小结本章学习目标掌握基本RS触发器的电路组成和逻辑功能。掌握同步RS触发器的电路结构、逻辑功能、真值表,理解钟控RS触发器的空翻现象。了解主从RS触发器、JK触发器的电路组成,掌握其逻辑功能和真值表,并清楚其应用。理解T触发器、D触发器的逻辑功能、真值表。了解集成触发器的引脚,清楚触发器的分频作用。13.1集成触发器的基本形式13.1.

2、1基本RS触发器13.1.2钟控同步RS触发器13.1集成触发器的基本形式触发器是一种具有记忆功能并且其状态能在触发脉冲作用下迅速翻转的逻辑电路。按逻辑功能分有RS、JK、D、T等类型触发器。基本RS触发器是各种触发器的基础。13.1.1基本RS触发器一、电路组成:将两个集成与非门的输出端和输入端交叉反馈相接。逻辑符号两个输出端Q、,逻辑状态是互补的。定义Q端的状态为触发器的状态。二、工作状态时触器处于1态;(稳定状态)时触发器处于0态;(另一个稳定状态)两个输入端、;三、逻辑功能01101001四、真值表不定00不变10Q10111

3、0置0端置1端触发器的翻转:触发器在外加信号作用下状态转换的过程。触发脉冲:能使触发器发生翻转的外加信号。13.1.2钟控同步RS触发器主控脉冲(时钟脉冲):一、电路组成一个基本RS触发器;逻辑符号CP端无小圆圈——正脉冲(CP上升沿)触发有效。两个控制门(G3、G4)控制数字系统中各触发器协同工作的触发脉冲也称CP脉冲二、工作原理CP=0时,G3、G4输出为1,触发器维持原态;CP=1时,触发器状态由R、S决定(见真值表)三、真值表SnRnQn+100不变10101011不定动画 可控RS触发器四、说明Qn表示时钟作用前触发器的状态

4、,称原状态;Qn+1表示时钟作用后触发器的状态,称现状态。当Sn=1、Rn=1时,时钟脉冲过后,电路状态不定,这是不允许的。钟控同步RS触发器:由时钟脉冲控制的RS触发器。、,只在时钟脉冲工作前使用;在时钟脉冲工作过程中应将其悬空或接高电平。13.2计数触发型钟控同步RS触发器及其空翻现象13.2.1计数触发型钟控同步RS触发器13.2.2计数触发型钟控同步RS触发器的空翻现象触发器的主要用途之一就是构成计数电路,完成计数功能。13.2.1计数触发型钟控同步RS触发器一、电路构成特点在一个钟控同步RS触发器基础上,将控制门G3、G4的

5、输入端R、S分别与触发器的输出端Q和相连。二、工作原理设触发器的初始状态为0,则1001当第一个计数脉冲到来(即CP=1)时,Q由0变1、由1变0;101当第一个CP作用后,S==0、R=Q=1;10当第二个CP到来时,触发器置0。10结论,每来一个计数脉冲,触发器就翻转一次,触发器翻转的次数反映了计数脉冲的数目,实现了计数功能。13.2.2计数触发型钟控同步RS触发器的空翻现象1.正常工作条件:时钟脉冲的宽度必须足够窄。2.出现问题:空翻现象。空翻若时钟脉冲较宽,造成触发器动作混乱,在一个时钟脉冲内出现多次翻转。13.3防止空翻的触

6、发器举例主从RS触发器是一种能防止空翻的触发器。电路结构:由两个同步触发器构成。主触发器由G5、G6、G7、G8组成;从触发器由G1、G2、G3、G4组成。2.工作原理设触发器始态为Q=0(即从触发器Q=0,主触发器Q=0),计数脉冲从CP处输入。0当CP=1时,主触发器状态翻转,Q=1;从触发器不能翻转,输出Q=0不变。101当CP=0时,主触发器不翻转,Q=1不变;从触发器翻转,Q=1。11013.工作特点从触发器的状态由主触发器决定;主从触发器只在每个输入CP脉冲的下降沿翻转一次,与CP脉冲的宽度无关,从而避免空翻现象。1

7、3.4几种逻辑功能   不同的触发器13.4.1JK触发器13.4.2T触发器13.4.3D触发器13.4.1JK触发器一、电路结构逻辑符号说明该触发器是CP下降沿(负脉冲)触发有效(有小圆圈)。负脉冲触发动画JK触发器组成二、逻辑功能设触发器始态为Q=0,(悬空)。当J=K=0时,Qn+1=Qn;当J=1、K=0时,Qn+1=1;当J=0、K=1时,Qn+1=0。三、真值表JK触发器真值表JKQn+100Qn11010101边沿触发器:触发器状态只取决于CP上升(或下降)沿时刻的输入信号状态(例如:J端或K端电平)的触发器。四、波形

8、图13.4.2T触发器一、电路结构逻辑符号把JK触发器的J端和K端相接作为控制端,称为T端。二、逻辑功能当J=K=0时,触发脉冲不起作用;当J=K=1时,每来一次触发脉冲,触发器翻转一次,即     。三、真值表T型触发

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。