欢迎来到天天文库
浏览记录
ID:44988055
大小:6.27 MB
页数:93页
时间:2019-11-06
《第四章_QuartusII应用向导》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、EDA技术实用教程第4章QuartusII应用向导4.1基本设计流程4.2引脚设置与硬件验证4.5原理图输入设计方法16:4511本章学习要求掌握基于QuartusII平台的VHDL设计和原理图设计方法,初步学会完整设计流程的使用方法;正确理解频率计原理,掌握利用宏模块进行层次化设计的方法;初步掌握时序分析的方法。§416:4522常用FPGA集成开发环境QuartusIIMax+PlusIIISEispLEVEL§416:4533AlteraQuartusII§416:4544STEP1:建立工作
2、库文件夹STEP2:输入设计项目(原理图/VHDL)STEP3:存盘,注意原理图/文本取名STEP4:创建工程ProjectSTEP5:选择目标器件STEP11:硬件测试STEP9:引脚锁定并编译STEP7:建立仿真波形文件STEP6:启动全程编译STEP10:编程下载/配置STEP8:仿真测试和波形分析VHDL文本输入设计流程§4.1基本设计流程16:45554.1.1.建立工作库文件夹和编辑设计文件§4.1基本设计流程为设计全加器新建一个文件夹作工作库文件夹名取为My_prjct注意,不可用中文
3、!(1)新建文件夹16:4566图5-1选择编辑文件的语言类型(2)打开文本编辑器输入源程序§4.1基本设计流程16:4577文本编辑窗用键盘输入设计文件:MUX21a存盘文件名必须取为:mux21a.vhd注意,要存在自己建立的文件夹中输入VHDL文件并存盘16:45884.1.2.创建工程§4.1基本设计流程16:45994.1.2.创建工程§4.1基本设计流程图利用NewProjectWizard创建工程16:451010将所有相关文件都加入此工程§4.1基本设计流程16:4511114.1.
4、3.编译前设置§4.1基本设计流程(1)选择目标器件器件系列(Family)选择窗,选择ACEX1K系列根据实验板上的目标器件型号选择,如选EP1K100QC208-3消掉只显示高速器件前的对勾16:451212选择配置器件的工作方式§4.1基本设计流程(2)工作方式选择16:451313§4.1基本设计流程(3)选择配置器件和编程方式16:451414§4.1基本设计流程4.1.4.全程编译全程编译后出现报错信息16:4515154.1.5.时序仿真§4.1基本设计流程(1)选择编辑矢量波形文件1
5、6:451616波形编辑器§4.1基本设计流程4.1.5.时序仿真16:451717§4.1基本设计流程(2)设置仿真时间长度(Edition→EndTime)4.1.5.时序仿真16:451818§4.1基本设计流程(3)vwf激励波形文件存盘4.1.5.时序仿真16:451919§4.1基本设计流程(4)向波形编辑器拖入信号节点View→UltilityWindows→NodeFinder→4.1.5.时序仿真16:452020(5)设置时钟周期§4.1基本设计流程4.1.5.时序仿真16:45
6、2121(6)选择总线数据格式§4.1基本设计流程4.1.5.时序仿真16:452222设置好的激励波形图§4.1基本设计流程4.1.5.时序仿真16:452323(7)选择仿真控制§4.1基本设计流程4.1.5.时序仿真16:452424启动仿真:Processing→StartSimulation仿真波形输出§4.1基本设计流程4.1.5.时序仿真16:452525选择全时域显示§4.1基本设计流程4.1.5.时序仿真16:4526266.应用RTL电路图观察器(Tools→RTLViewer)
7、§4.1基本设计流程CNT10的RTL电路图Mux21a的RTL电路图16:4527277.应用时序分析工具(Processing→TimingAnalyzerTool)§4.1基本设计流程16:452828§4.2引脚设置和下载4.2.1.引脚锁定将设计实体的输入输出端口锁定到芯片确定的引脚上,供编程下载。可用引脚?Assignment→PinPlanner16:452929全局时钟引脚(globalclock):79,18316:453030Assignment→Assignmenteditor
8、16:453131(step1)打开工程引脚锁定方法一§4.2引脚设置和下载16:453232AssignmentEditor编辑器§4.2引脚设置和下载(step2)打开设置编辑器双击“To”菜单之“New”项16:453333在“节点查找器”窗口选择所要选定的端口16:453434引脚锁定对话框§4.2引脚设置和下载(Step3)逐一为端口选定器件引脚(Step4)重新编译一遍,将引脚锁定信息编译进编程下载文件(.sof)中16:453535§4.2引脚设置和下载
此文档下载收益归作者所有