数字电子技术 ch04-4

数字电子技术 ch04-4

ID:43214802

大小:4.21 MB

页数:74页

时间:2019-10-03

数字电子技术 ch04-4_第1页
数字电子技术 ch04-4_第2页
数字电子技术 ch04-4_第3页
数字电子技术 ch04-4_第4页
数字电子技术 ch04-4_第5页
资源描述:

《数字电子技术 ch04-4》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、4.4若干典型的组合逻辑集成电路4.4.1编码器4.4.2译码器/数据分配器4.4.3数据选择器4.4.4数值比较器4.4.5算术运算电路1、)编码器(Encoder)的概念与分类编码:赋予二进制代码特定含义的过程称为编码。如:8421BCD码中,用1000表示数字8如:ASCII码中,用1000001表示字母A等编码器:具有编码功能的逻辑电路。4.4.1编码器4.4若干典型的组合逻辑集成电路能将每一个编码输入信号变换为不同的二进制的代码输出。如8线-3线编码器:将8个输入的信号分别编成8个3位二进制数码输出。如BCD编码器:将10个编码输入信号分别编成10个4位码输出。编码器的逻辑

2、功能:1、)编码器(Encoder)的概念与分类编码器的分类:普通编码器和优先编码器。普通编码器:任何时候只允许输入一个有效编码信号,否则输出就会发生混乱。优先编码器:允许同时输入两个以上的有效编码信号。当同时输入几个有效编码信号时,优先编码器能按预先设定的优先级别,只对其中优先权最高的一个进行编码。1、)编码器(Encoder)的概念与分类二进制编码器的结构框图普通二进制编码器1、编码器的工作原理I0I1Yn-1Y0Y11n2-I二进制编码器2n个输入n位二进制码输出(1)4线─2线普通二进制编码器(设计)1000010000100001Y0Y1I3I2I1I0(2)逻辑功能表编码

3、器的输入为高电平有效。(a)逻辑框图4输入二进制码输出110110001、编码器的工作原理该电路是否可以再简化?(2.)键盘输入8421BCD码编码器(分析)代码输出使能标志编码输入输入输出S0S1S2S3S4S5S6S7S8S9ABCDGS111111111100000111111111010011111111110110001111111101101111111111011101101111110111101011111101111101001111011111100111110111111100101101111111100011011111111100001该编码器为输入低电

4、平有效2.键盘输入8421BCD码编码器功能表当所有的输入都为1时,Y1Y0=?Y1Y0=00无法输出有效编码。结论:普通编码器不能同时输入两个已上的有效编码信号I2=I3=1,I1=I0=0时,Y1Y0=?Y1Y0=003.优先编码器优先编码器的提出:实际应用中,经常有两个或更多输入编码信号同时有效。必须根据轻重缓急,规定好这些外设允许操作的先后次序,即优先级别。识别多个编码请求信号的优先级别,并进行相应编码的逻辑部件称为优先编码器。(2)优先编码器线(4─2线优先编码器)(设计)(1)列出功能表输入输出I0I1I2I3Y1Y0100000×10001××1010×××111高低(

5、2)写出逻辑表达式(3)画出逻辑电路(略)输入编码信号高电平有效,输出为二进制代码输入编码信号优先级从高到低为I0I3~输入为编码信号I3I0输出为Y1Y03321IIIY+=33210IIIIY+=优先编码器CD4532的示意框图、引脚图2集成电路编码器CD4532电路图优先编码器CD4532功能表输入输出EII7I6I5I4I3I2I1I0Y2Y1Y0GSEOL××××××××LLLLLHLLLLLLLLLLLLHHH×××××××HHHHLHLH××××××HHLHLHLLH×××××HLHHLHLLLH××××HLLHLHLLLLH×××LHHHLHLLLLLH××LHLH

6、LHLLLLLLH×LLHHLHLLLLLLLHLLLHL为什么要设计GS、EO输出信号?用二片CD4532构成16线-4线优先编码器,其逻辑图如下图所示,试分析其工作原理。。0000000无编码输出0。1100000若无有效电平输入0111那块芯片的优先级高?1若有效电平输入。1010000若有效电平输入1111译码器的分类:译码:译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号.(即电路的某种状态)1译码器的概念与分类译码器:具有译码功能的逻辑电路称为译码器。唯一地址译码器代码变换器将一系列代码转换成与之一一对应的有效信号。将一种代码转换成另一种代码。二进制译码器二

7、—十进制译码器显示译码器常见的唯一地址译码器:4.4.2译码器/数据分配器2线-4线译码器的逻辑电路(分析)LHHHHHLHLHHLHLHHLHHLLHHHLLLLHHHH××HY3Y2Y1Y0A0A1E输出输入功能表(1.)二进制译码器n个输入端使能输入端2n个输出端设输入端的个数为n,输出端的个数为M则有M=2n2、集成电路译码器(a)74HC139集成译码器(1.)二进制译码器LHHHHHLHLHHLHLHHLHHLLHHHLLLLHHHH××HY3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。