四位二进制除法器

四位二进制除法器

ID:42999626

大小:57.52 KB

页数:3页

时间:2019-09-24

四位二进制除法器_第1页
四位二进制除法器_第2页
四位二进制除法器_第3页
资源描述:

《四位二进制除法器》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、四位二进制除法器设计李道通14110827581、设计方法采用移位相减法设计二进制除法器:被除数和除数都是二进制数,采用将除数移位的方法。1)判断除数是否零:如果除数为零,返回等待;2)除数不为零时,C左移一位,将被除数A的最高位赋值给C的最低位,A左移一位,将最低位赋值为零;3)判断C和除数B的大小,若C>=B,这C=C-B,且A的最低位赋值为1。4)如此循环四次,得到的A即为商,得到的C为余数。该算法的好处在于被除数和商公用一个寄存器A,节省资源。2、算法流程图图中:被除数和除数分别放在A、B中,商余数分别放在A和C,N为计数器3、VHDL程序代码:LIBRARYIEEE;USEIE

2、EE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;USEIEEE.STD_LOGIC_ARITH.ALL;USEIEEE.NUMERIC_STD.ALL;ENTITYldt_chufaqiISPORT(A,B:INSTD_LOGIC_VECTOR(3DOWNTO0);C,D:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDENTITYldt_chufaqi;ARCHITECTUREBEHAVOFldt_chufaqiISBEGINS1:PROCESS(A,B)VARIABLEN:INTEGER;VARIABLET

3、EMP_A,TEMP_B,TEMP_C:STD_LOGIC_VECTOR(3DOWNTO0);BEGINTEMP_A:=A;TEMP_B:=B;TEMP_C:="0000";N:=0;IF(B>"0000")THENWHILE(N<4)LOOPTEMP_C:=TEMP_C(2DOWNTO0)&TEMP_A(3);TEMP_A:=TEMP_A(2DOWNTO0)&'0';IFTEMP_C>=TEMP_BTHENTEMP_C:=TEMP_C-TEMP_B;TEMP_A(0):='1';ENDIF;N:=N+1;ENDLOOP;ELSETEMP_A:="ZZZZ";TEMP_C:="ZZZZ"

4、;ENDIF;D<=TEMP_A(3DOWNTO0);C<=TEMP_C(3DOWNTO0);ENDPROCESS;ENDARCHITECTUREBEHAV;4、仿真结果:图中:A、B、C、D分别是被除数、除数、余数和商,因本人对软件和语言的运用理解不足,无法做到A的同时输入和输出,故将A的结果赋值给D,但基本思路运算方法已经得到实现。除数为零时,商和余数都为高阻态;除数为3时,求的商和余数,仿真结果正确。除数为5时,商和余数的仿真结果正确。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。