基于SDRAM的LPDDR4高速接口测试与优化

基于SDRAM的LPDDR4高速接口测试与优化

ID:42869928

大小:4.93 MB

页数:91页

时间:2019-09-20

基于SDRAM的LPDDR4高速接口测试与优化_第1页
基于SDRAM的LPDDR4高速接口测试与优化_第2页
基于SDRAM的LPDDR4高速接口测试与优化_第3页
基于SDRAM的LPDDR4高速接口测试与优化_第4页
基于SDRAM的LPDDR4高速接口测试与优化_第5页
资源描述:

《基于SDRAM的LPDDR4高速接口测试与优化》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、H硕士学位论文|Si^%\"基于ISDRAM的LPDDR4高速接口测试与优化作者姓名景丹■学校教师姓名a、职称吕红亮教授::::企业教师姓名、职称李涛高工”:申请学位类别工程硕士学校代码10701学号1511122754分类号TN4密级公开西安电子科技大学硕士学位论文基于SDRAM的LPDDR4髙速接口测试与优化作者姓名:景丹领域:软件工程学位类别:工程硕士学校教师姓名、职称:吕红亮教授企业教师姓名、职称:李涛高工学院:微电子学院提交日期:2018年6月SDRAM-basedLPDDR4Hi

2、ghSpeedI/OTestingandOptimizationAthesissubmittedtoXIDIANUNIVERSITYinpartialfulfillmentoftherequirementsforthedegreeofMasterinSoftwareEngineeringByJingDanSupervisor:LvHongliangTitle:ProfessorSupervisor:LiTaoTitle:SeniorEngineerJune2018西安电子^?*学学位论文独创性(或创新性)声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师指

3、导下进行的研宄工作及取得的研宄成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研宄成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料一。与我同工作的同事对本研宄所做的任何贡献均已在论文中作了明确的说明并表示了谢意。学位论文若有不实之处一,本人承担切法律责任。::本人签名_日期西安电子雛大学关于论文使用授权的说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究生在校攻读学位期间论文工作的知识产权属于西安电子科技大学。学校有权保留送交论文的复印件,允许查阅、借

4、阅论文;学校可以公布论文的全部或部分内容,允许采用影印、缩印或其它复制手段保存论文6同时本人保证,结合学位论文研究成果完成的论文、发明专利等成果,署名单位为西安电子科技大学。保密的学位论文在年解密后适用本授权书。_*>本人签名:导师签名:--?2〇H期\26H日期?:摘要摘要近年来,人们对智能移动终端的数据存储需求不断增大,对数据处理速度要求增强,对电池的使用时长也提出更高要求。LPDDR(LowPowerDoubleDataRate)SDRAM因具备低功耗和高存储密度的特点而广泛应用于移动设备中,至今已发展至LPDDR4,接口传输速率高达400MB

5、/s。传输速率的不断提高为系统提供了更快的数据处理速率以及更宽的处理流量。SOC芯片通过内部LPDDR4接口与片外SDRAM进行实时通信,传输接口是芯片与存储器之间的通信枢纽。现今,通过SIP封装技术将SOC芯片与内存SDRAM封装于一体已成为主流,内部接口与片外SDRAM通过球形封装阵列相连,该技术在实现了系统级集成的同时增加了面积利用率。但与此同时,芯片有限的外露管脚使测试的复杂度急剧增加,如何保证接口与存储器的优良连接性,如何不让传输接口成为芯片与存储器之间通信的短板,如何保证接口实现功能的正确性,都是需要通过测试解决的问题。本论文在深入研究JEDEC发布的LPDDR4SDRAM标准的

6、基础上,分析与其通信的接口所必须具备的关键因素,阐述了LPDDR4高速I/O接口所实现的功能。参考芯片及接口模块的可测试性电路设计,提出了包括管脚的电路测试、时钟频率与ADPLLBIST测试以及自动化眼宽测试的测试需求,并设计了相应的测试方案。根据所提出的测试方案编写测试用例,产生测试向量,并对测试向量进行了仿真,在理论层面验证了测试方案的可行性。由于仿真无法体现器件的信号强度,寄生电容以及驱动能力,所以需要在自动测试机台上实现对实际芯片的测试。在测试向量中标记需要抓取的寄存器位,运行修改后的测试向量,等待完成后收集结果。编写python语言解析测试结果,并利用JMP数据分析软件对测试结果进

7、行分析,验证了测试方案的实际可行性,并为之后的芯片量产测试提供了理论支撑。最后,根据测试结果以及对LPDDR4高速I/O接口的理解,提出新的测试需求,给出了理论测试方法,利用MATLAB软件进行简单仿真,验证了可行性;并提出了对管脚电路测试故障覆盖率的优化方案。关键词:LPDDR4高速接口,集成电路测试,可测试性设计,测试向量IABSTRACTABSTRACTInrecentyears,people'sdem

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。