工作模式、基本时序

工作模式、基本时序

ID:40414593

大小:765.60 KB

页数:24页

时间:2019-08-02

工作模式、基本时序_第1页
工作模式、基本时序_第2页
工作模式、基本时序_第3页
工作模式、基本时序_第4页
工作模式、基本时序_第5页
资源描述:

《工作模式、基本时序》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、2.3.58086微处理器最大/最小模式配置8086CPU有两种工作模式:一种称为最小工作模式,此时MN/MX信号接+5V。在这种模式下,系统中只允许有一块CPU,所有指令都由该CPU执行,从而构成一个单处理机系统,所有控制信号由CPU引脚产生;另一种为最大工作模式,此时MN/MX信号接地(GND)。在这种模式下,系统中可有多个处理机或协处理机,构成多处理机结构,这时CPU将利用专用的接口芯片来产生控制信号。1、最小工作模式下的系统配置=1接+5VMN/MXVCC8086CPU74LS373GDD74LS245DT/RGABRAMI/OI/O设备CBBHE/S7DEND

2、T/RRDWRIOA16~A19ALEAD0~AD15MN/MXCLKREADYRESETM/8284ARESABDB1110181716151413121234567898284AAEN1AEN2ASYNCRDY2RDY1CSYNCRESX2X1EFIE/CREADYPCLKRESETOSCCLKVCCGND(1)时钟发生电路8086系统中使用的时钟电路主要由一片8284A时钟发生器提供。8284A向CPU主要提供三个信号,第一个是系统工作的主时钟信号CLK,用于驱动CPU工作;第二个是复位信号RESET,向CPU提供复位;第三个是就绪控制信号READY,当外部器件准

3、备好后向CPU发出就绪信号。(2)地址锁存电路8086为了实现AD0-15引脚的复用功能,须使用地址锁存电路。锁存电路的功能是在8086总线操作周期的后几个时钟(T2~T4),保持待访问的内存或I/O接口上的地址信息。在8086中常用的地址锁存器为74LS373/273、Intel8282/8283等。4Q2D2Q4D3Q3D5D3736D8D7D5Q8Q6Q7QOEG1D1Q(3)数据收发电路用于对数据信息进行缓冲驱动,并控制数据的发送和接收方向。在CPU的DT/R信号的控制下,数据收发电路能够进行双向的数据缓冲。8086系统中常用的数据收发芯片有74LS245、In

4、tel8286/8287等。1G2GA2A4A3A5A6A8A7A1B2B4B3B5B6B8B7B1DT/RG2452、最大工作模式下的系统配置8086CPU74LS373GDD74LS245DT/RGABRAMI/OI/O设备CBBHE/S7S0S1S2A16~A19AD0~AD15MN/MXCLKREADYRESET8284ARESVCCGNDMWTCINTAMRDCIORCIOWCDT/RDENALECLKS0S1S28288ABDBMN/MX=0接GND,控制总线由8288总线控制器产生。(1)不同状态下8288对应的输出命令信号000中断响应001读I/O01

5、0写I/O011暂停100取指101读存储器110写存储器111无效S2S1S0INTAMRDCIORCAIOWCIOWCMRDCMWTCAMWC用于输出中断响应读I/O信号写I/O信号I/O写超前控制信号读存储器信号写存储器信号存储器写超前控制信号INTAMRDCIORCAIOWCIOWCMWTCAMWC8288各输出命令信号的功能MCE/PDENINTA状态设码器命令信号发生器控制逻辑控制信号发生器AMWCMRDCMWTCIORCAIOWCDT/RDENALES2S0S1CLKIOBCENAENIOWCMCE/PDENINTA状态译码器命令信号发生器控制逻辑控制信号

6、发生器AMWCMRDCMWTCIORCAIOWCDT/RDENALES2S0S1CLKIOBCENAENIOWC输出命令信号MCE/PDENINTA状态设码器命令信号发生器控制逻辑控制信号发生器AMWCMRDCMWTCIORCAIOWCDT/RDENALES2S0S1CLKIOBCENAENIOWC8086控制逻辑(2)8288控制逻辑8288的工作受输入控制信号控制,控制信号包括IOB、、CEN和CLK,其功能是使8288与CPU保持同步工作。AEN地址使能信号,当8288处于系统总线方式下(IOB=0),用于多总线同步。该信号保持低电平115ns后,8288开始输出

7、控制信号。AEN:CEN:8288片选有效信号,用于多片8288协调工作。CEN=1,该8288工作=0,该8288不工作CLK:时钟信号,通常由系统时钟提供,同步控制信号的节拍。MCE/PDENINTA状态设码器命令信号发生器控制逻辑控制信号发生器AMWCMRDCMWTCIORCAIOWCDT/RDENALES2S0S1CLKIOBCENAENIOWCIOB=0,系统总线工作方式=1,I/O总线工作方式IOB:总线工作方式信号,决定该8288的工作方式。(3)8288输出控制信号8288在进行总线读写控制中,需要提供相应的地址锁存、数据

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。