欢迎来到天天文库
浏览记录
ID:52316395
大小:1.26 MB
页数:19页
时间:2020-04-04
《时序引脚与工作模式.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第3章8086/8088微处理器及其系统3.18086/8088微处理器结构微处理器功能结构寄存器结构(编程结构)3.28086/8088存储器组织3.38086/8088工作方式时序和引脚信号最大和最小模式3.48086/8088寻址方式3.58086/8088指令系统2021/10/813.38086/8088微处理器工作方式(1)时序时钟周期:又称为T状态,是一个时钟脉冲的重复周期,是CPU处理动作的基本时间单位。它是由主频来确定,如8086的主频为5MHz,则一个时钟周期为200ns。总线周期:
2、是指CPU与存储器或I/O端口进行一次访问所需要的时间,至少由4个时钟周期组成。(什么情况下执行总线周期?)指令周期:是指CPU执行一条指令所(取指、译码、读写操作、完成)需要的时间。T1T2T3T4T1T2T3T4TiTiCLK总线周期时钟周期2021/10/823.38086/8088微处理器工作方式(1)时序等待周期:是在一个总线周期的T3和T4之间,CPU根据Ready信号来确定是否插入TW,插入几个TW。空闲周期:是指在二个总线周期之间的时间间隔(总线处在空闲状态)。若为3个时钟周期,则空闲周
3、期为3个Ti。关系:一个Tw=T;一个Ti=T;一个基本总线周期由四个T组成(T1,T2,T3,T4);一个指令周期由1到几个总线周期组成。T1T2T3T4TiTiT1T2T3TwCLKT4等待周期空闲周期2021/10/833.38086/8088微处理器工作方式(1)时序总结T1,T2,T3,T4状态的基本特点T1送地址:T2设状态:高4位状态,低16位高阻T3送数据:CPU和存储器或端口传数据,高4位维持状态T4结束:等待状态Tw空闲状态Ti2021/10/843.38086/8088微处理器工作
4、方式(2)引脚信号引脚功能复用和专用地址/数据、地址/状态、复位、时钟可控三态电路低电平、高电平、高阻抗触发方式下降沿、上升沿,用于时序分析控制信号流信号类型(数据、地址、控制),输入/输出、中断2021/10/85附:8086/8088引脚信号图2021/10/863.38086/8088微处理器工作方式(2)引脚信号12342021/10/873.38086/8088微处理器工作方式(2)引脚信号/总线信号AD15~AD0(AddressDataBus,分时复用地址/数据线)传送地址时三态输出;传送
5、数据时可双向三态输入/输出。A19/S6~A16/S3(Address/Status,分时复用地址/状态线)*作地址用时,A19~A16与AD15~AD0一起构成访问内存的20位物理地址*当CPU访问I/O端口时,A19~A16保持为“0”*作状态用时,S6~S3输出状态信息。(参考教材)ALE(AddressLatchEnable)地址锁存允许信号。输出,高电平有效。在最小模式系统中作地址锁存器的选通信号。2021/10/883.38086/8088微处理器工作方式(2)引脚信号/总线信号-34引脚B
6、HE/S7(BusHighEnable/Status,8086),总线高位有效信号。三态输出,低电平有效。在读写存储器或I/O端口时,用作体选信号。SS0(SystemStatus,8088),系统状态信号输出,与IO/M和DT/R决定最小模式下当前总线周期状态。AD0BHE总线使用情况0016位数据总线上进行字传送01低8位数据总线上进行字节传送10高8位数据总线上进行字节传送11无效2021/10/893.38086/8088微处理器工作方式(2)引脚信号/系统控制RD(Read)三态输出,低电平有
7、效。指示CPU正在读内存或I/O端口。WR(Write)三态输出,低电平有效。指示CPU正在写内存或I/O端口。M/IO(8086)存储器或I/O端口访问信号。M/IO(8088)2021/10/8103.38086/8088微处理器工作方式(2)引脚信号/系统控制DT/R(DataTransmit/Receive)数据发送/接收控制信号,用于数据收发器的传送方向。当DT/R=1,表示CPU向外部输出数据当DT/R=0为低电平时,表示外部向CPU输入数据。DEN(DataEnable)数据允许信号,三态
8、输出,低电平有效。在最小模式系统中作为数据收发器的选通信号。2021/10/8113.38086/8088微处理器工作方式(2)引脚信号/CPU控制RESET复位信号,输入,高电平有效。CPU接收到RESET信号后,停止当前操作,并将工作寄存器和指令队列复位到初试状态。TEST测试信号输入,高电平有效。READY外部同步控制输入信号,高电平有效.CLK时钟输入寄存器初始状态寄存器初始状态标志寄存器清0IP0000HCSFFFFHDS0000
此文档下载收益归作者所有