实验三加法器功能测试及设计

实验三加法器功能测试及设计

ID:39575809

大小:357.00 KB

页数:5页

时间:2019-07-06

实验三加法器功能测试及设计_第1页
实验三加法器功能测试及设计_第2页
实验三加法器功能测试及设计_第3页
实验三加法器功能测试及设计_第4页
实验三加法器功能测试及设计_第5页
资源描述:

《实验三加法器功能测试及设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验3加法器功能测试及设计专业:2011级通信学号:2010112058姓名:李唐一.实验目的1.掌握全加器的工作原理,逻辑功能及应用。2.了解多种加法器型号的选择及功能。二.实验仪器设备与主要器件。试验箱一个;双踪示波器一个;稳压电源一台。1四台二进制超前进位加法器74LS283,74HC283;中国音响类四位超前进位全加器CD408;74LS00;74LS408;74LS32。三.实验原理全加器是中规模组合逻辑器件,可实现二进制数据的加法运算,是计算机中运算单元电路。一位加法器有三个输入端,被加数,加数及低一位想本位的进位,有两个输

2、出端,即相加的和以及向高一位的进位输出。全加器的真值表如2-3-1所示。加法器在数据通路的应用中非常广泛,在各种电路中也有着广泛的应用。四.实验内容(1)全加器真值表,验证74LS283的逻辑功能;观察实验现象分析用4位全加器完成一位全加器或两位,三位全加器相加时电路应如何链接?进位输出的位置是否在C0处显示,将结果填入表中;全加器位数输入进位与加数被加数和与输出进位CiA3A2A1A0B3B2B1B0S3S2S1S0C01000010001001002100100010010103000110101100004111000110001

3、11411001011100011仿真图(2)设计电路,完成一位全加器的十进制数的运算,实现2+3=?,4+6=?,7+9=?并用数码管显示结果。画出完整的电路图并记录数据:数据记录表加数二进制码被加数二进制码二进制和十进制和进位00100011010150010001101010100011110010000161仿真图(3)按图链接B/BCD码转换电路,将试验结果填入自拟表中,分析数据是否符合要求。然后按图2-3-6链接BCD加法电路,用数码管显示结果,观察是否符合要求;自拟表(B/BCD码转换电路)输入输出进位A3A2A1A0S3

4、S2S1S0C0000000000000100010001000100001100110010001000010101010011001100011101110100011100100111110101000001101100011110000101110100111111001001111101001仿真图结果符合要求仿真图(BCD加法电路)结果与表2-3-2内容相符(4)设计一个将BCD码的8421码转换成余3码的电路,写出真值表即表达式,画出电路图。调试电路,观察输入与输出是否符合要求?真值表X(8421码)Y(余3码)00000

5、011000101000010010100110110010001110101100001101001011110101000101110011100表达式:Y=X+0011仿真图符合要求

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。