毕业设计(论文)-基于VHDL的频率计设计

毕业设计(论文)-基于VHDL的频率计设计

ID:35582416

大小:841.00 KB

页数:38页

时间:2019-03-30

毕业设计(论文)-基于VHDL的频率计设计_第1页
毕业设计(论文)-基于VHDL的频率计设计_第2页
毕业设计(论文)-基于VHDL的频率计设计_第3页
毕业设计(论文)-基于VHDL的频率计设计_第4页
毕业设计(论文)-基于VHDL的频率计设计_第5页
资源描述:

《毕业设计(论文)-基于VHDL的频率计设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、本科生毕业论文(设计)题目:基于VHDL的频率计设计专业代码:作者姓名: 学号:单位:物理科学与信息工程学院指导教师:      目录引言11EDA技术发展概况11.1VHDL软件设计简介11.2VHDL的开发流程31.3MAX+PLUSⅡ开发工具概述42设计实现52.1数字频率计概述52.2数字频率计的基本设计原理72.3测频专用模块功能描述及VHDL程序102.3.1基准脉冲信号产生模块102.3.2测频时序控制电路模块132.3.3计数模块152.3.4锁存器模块182.3.5七段显示译码器202.3.6动态扫描显示模块222.3.7顶层文件设计253总结

2、274致谢285参考文献296附录30聊城大学本科毕业论文(设计)摘要随着计算机技术超大规模集成电路EDA(ElectronicsDesignAutomation)技术的发展和可编程逻辑器件的广泛应用,传统的自下而上的数字电路设计方法、工具器件已远远落后于当今信息技术的发展。基于EDA技术和硬件描述语言的自上而下的设计技术正在承担起越来越多的数字系统设计任务。在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便

3、于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本论文采用自上向下的设计方法,基于VHDL硬件描述语言设计了一种数字频率计,并在Max+plusⅡ平台上进行了仿真。关键词:EDA;VHDL;数字频率计;CPLD2聊城大学本科毕业论文(设计)AbstractWiththedevelopmentofcomputer,VHDLandEDAandtheapplicationofpr

4、ogrammablelogicdevices,thetraditionalbottom-updesignmethod,toolsanddeviceshavebeenfarbehindthedevelopmentofinformationtechnology.Thetop-downdesignmethodbasedontheEDAtechnologyandVHDLisusedtodesignthedigitalsystem.Beoneofthemostfundamentalparameterinelectrontechnologymediumfrequency,p

5、arametermeasurementscheme,measurementresultallhaveveryclosesomethingtodowithalotofelectricityand,thefrequencymeasurementlookslikebeingmoreimportantthereforerightaway.Themethodmeasuringfrequencyhasvarious,amongthemtheelectroniccountermeasuresfrequencyhavingaccuracyheight,usageisconven

6、ient,measurementisprompt,easytorealizemeasurementprocessautomationwaitsformeritand,countermeasuresfrequencyhavingtwokindsway:surefrequencylawfirstdirectly,betomeasurethepulsenumberthesignalismeasuredwithincertainsluicegatetime;Twoisindirectmeasurefrequencylaw,iftheperiodmeasuresfrequ

7、encylaw,Measurefrequencylawdirectlyapplyingtothehighfrequencysignal's.Inthispaper,adigitalcymometerisdesignedusingthetop-downmethodbasedonVHDLandthensimulatedonMax+plusⅡplatform.Keywords:EDA;VHDL;DigitalFrequencyCount;CPLD2聊城大学本科毕业论文(设计)聊城大学本科毕业论文(设计)基于VHDL的频率计设计引言频率是电子测量中一个最为基本的参量,在

8、信号发生器以及振荡器、各

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。