毕业设计(论文)-基于VHDL的数字频率计的设计

毕业设计(论文)-基于VHDL的数字频率计的设计

ID:35582357

大小:460.50 KB

页数:42页

时间:2019-03-30

毕业设计(论文)-基于VHDL的数字频率计的设计_第1页
毕业设计(论文)-基于VHDL的数字频率计的设计_第2页
毕业设计(论文)-基于VHDL的数字频率计的设计_第3页
毕业设计(论文)-基于VHDL的数字频率计的设计_第4页
毕业设计(论文)-基于VHDL的数字频率计的设计_第5页
资源描述:

《毕业设计(论文)-基于VHDL的数字频率计的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、山东工商学院SHANDONGINSTITUTEOFBUSINESSANDTECHNOLOGY毕业论文(设计)GRADUATION THESIS (DESIGN)论文(设计)题目TitleOfThesis(Design)基于VHDL的数字频率计的设计分院(系别)Department 信息与电子工程学院       专  业Speciality电子信息科学与技术班级Class 电信062班  论文(设计)作者AuthorofThesis(Design)  论文完成日期Date2010年05月论文(设计)指导教师Advisor  指导教师职称TheTitleofAdviso

2、r 讲师  V基于VHDL的数字频率计的设计TheDesignofDigitalCymometerbasedonVHDL2010年5月20日May20th,2010指导教师对毕业论文(设计)的评语Advisor’sCommentsonGraduationThesis(Design)评语:V          指导教师(签章)  SignatureofAdvisor                        日期                  Date        V评阅人意见评阅人姓名:职称:选项标准:A很同意B同意C基本同意D不同意分项评价评价项目ABCD

3、选题质量1选题符合专业培养目标,体现综合训练基本要求2题目难易适度3题目工作量适当4有理论意义或实际价值能力水平5查阅文献资料能力强6综合运用知识能力强7研究方案的设计能力强8研究方法和手段的运用能力强9外文应用能力强成果质量10文题相符11写作水平高12写作规范13篇幅适度14成果有理论或实际价值总体评价:优□良□中□及格□不及格□评阅人评语评阅人签字:年月日V答辩(评审)委员会意见AppraisalofDefenceCommission答辩(评审)成绩MarkofDefence                    鉴定意见Appraisal&Comments  

4、            主任(签章)              SignatureofDean                                 日期VDate    V基于VHDL的数字频率计的设计[摘要]:在电子设计领域,随着计算机技术、大规模集成电路技术、EDA(ElectronicsDesignAutomation)技术的发展和可编程逻辑器件的广泛应用,传统的自下而上的数字电路设计方法、工具、器件已远远落后于当今技术的发展。基于EDA技术和硬件描述语言的自上而下的设计技术正在承担起越来越多的数字系统设计任务。本课题的数字频率计设计,采用自上向下的

5、设计方法。本文首先综述了EDA技术的概况,频率测量的一般原理,接着介绍可编程器件FPGA和硬件描述语言VHDL,最后介绍数字频率计的系统设计,及频率计各系统模块的VHDL语言实现。关键字:EDA、FPGA、数字频率计、VHDL语言、频率测量、专用集成电路ASIC36TheDesignofDigitalCymometerbasedonVHDL[Abstract]:Intheelectronicdesignfields,alongwiththedevelopmentofcomputertechnique,largescaleintegratecircuittechniqu

6、eandEDAtechniqueandtheabroadapplicationofprogrammablelogicdevice,traditionaldesignmethodologyofdigitalcircuitadoptingbottom-up,tools,deviceshasalreadydroppedbehindthedevelopmentofthepopulartechnique.Designtechniqueadoptingtop-downaretakingonmoretasksofdigitalsystemdesign.Thedigitalfrequ

7、encymeterdesigninthispaperwhichadoptstop-downdesignmethodology.WefirstlypresentsomebackgroundinformationofEDA,theprincipleoffrequencymeasurement,FPGAandVHDLthenwasintroduced.Finally,thedesignofadigitalcymometersystem,whichisfulfilledbytheVHDL,isalsotobediscussed.Keywords:EDA、FP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。