DDR内存布线指导_DDR_Layout_Guide_...pdf

DDR内存布线指导_DDR_Layout_Guide_...pdf

ID:34567382

大小:570.13 KB

页数:11页

时间:2019-03-08

DDR内存布线指导_DDR_Layout_Guide_...pdf_第1页
DDR内存布线指导_DDR_Layout_Guide_...pdf_第2页
DDR内存布线指导_DDR_Layout_Guide_...pdf_第3页
DDR内存布线指导_DDR_Layout_Guide_...pdf_第4页
DDR内存布线指导_DDR_Layout_Guide_...pdf_第5页
资源描述:

《DDR内存布线指导_DDR_Layout_Guide_...pdf》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、DDR内存布线指导,DDRLayoutGuide

2、Wi-Fi开发者http://www.radiobook.cn/digital/ddr-layout-guide.htmlWi-Fi开发者Wi-Fi开发,Wi-Fi设计,Wi-Fi解决方案首页解决方案关于我们联系我们法律声明上一篇:Wi-Fi产品的主要性能指标及其决定因素下一篇:ADS2008超炫的三维(3D)视图DDR内存布线指导,DDRLayoutGuide2009/06/28

3、13:14分类:数字电路

4、标签:DDR、Layout、VTT、布线、端接电阻

5、3,075views在现代

6、高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的布线(或者Layout)也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。下面本文针对DDR的布线问题(Layout)进行讨论。UnRegistered信号引脚说明VSS为数字地,VSSQ为信号地,若无特别说明,两者是等效的。VDD为器件内核供电,VDDDQ为器件的DQ和I/O供电,若无特别说明,两者是等效的。第1页共11页19/05/201017:44DDR内存布线指导,DDRLayou

7、tGuide

8、Wi-Fi开发者http://www.radiobook.cn/digital/ddr-layout-guide.html对于DRAM来说,定义信号组如下:数字信号组DQ,DQS,xDM,其中每个字节又是内部的一个信道Lane组,如DQ0~DQ7,DQS,LDM为一个信号组。地址信号组:ADDRESS命令信号组:CAS#,RAS#,WE#控制信号组:CS#,CKE时钟信号组:CK,CK#印制电路板叠层,PCBStackups推荐使用6层电路板,分布如下:电路板的阻抗控制在50~60ohm印制电路板的厚度选择为1.57mm

9、(62mil)填充材料Prepreg厚度可变化范围是4~6mil电路板的填充材料的介电常数一般变化范围是3.6~4.5,它的数值随着频率,温度等因素变化。FR-4就是一种典型的介电材料,在100MHz时的平均介电常数为4.2。推荐使用FR-4作为PCB的填充材料,因为它便宜,更低的吸湿性能,更低的电导性。一般来说,DQ,DQS和时钟信号线选择VSS作为参考平面,因为VSS比较稳定,不易受到干扰,地址/命令/控制信号线选择VDD作为参考平面,因为这些信号线本身就含有噪声。电路板的可扩展性根据JEDEC标准,不同容量的内存芯片一般引脚兼容

10、,为了实现电路板的可扩展性,可以做如下处理,如128MbUnRegistered与256Mb的兼容应用。未用的DQ引脚对于x16的DDR器件来说,未用的引脚要作一定的处理。例如x16的DDR来说,DQ15:DQ8未用,则处理如下,将相关的UDM/DQMH拉高用来屏蔽DQ线,DQ15:DQ8通过1~10k的电阻接地用来阻止迸发写时的噪声。端接技术第2页共11页19/05/201017:44DDR内存布线指导,DDRLayoutGuide

11、Wi-Fi开发者http://www.radiobook.cn/digital/ddr-layout

12、-guide.html串行端接,主要应用在负载DDR器件不大于4个的情况下。对于双向I/O信号来说,例如DQ,串行端接电阻Rs放置在走线的中间,用来抑制振铃,过冲和下冲。对于单向的信号来说,例如地址线,控制线,串行端接电阻放置在走线中间或者是信号的发送端,推荐放置在信号的发送端。说明:DDR的CK与CK#是差分信号,要用差分端接技术。并行端接,主要应用在负载SDRAM器件大于4个,走线长度>2inch,或者通过仿真验证需要并行端接的情况下。并行端接电阻Rt取值大约为2Rs,Rs的取值范围是10~33ohm,故Rt的取值范围为22~66

13、ohm。如果有必要的话,所有DDR的数据,地址,命令,控制线都是SSTL_2接口,要使用single-endedParallelTermination,如上图。CKE也可以使用这种端接。导线宽度和间距:导线间距和导线宽度S1,S2,S3的定义如下:S1表示同一信号组内两相邻导线之间的间距UnRegisteredS2表示不同信号组之间两相邻导线之间的间距S3表示导线的宽度导线宽度选择为:第3页共11页19/05/201017:44DDR内存布线指导,DDRLayoutGuide

14、Wi-Fi开发者http://www.radiobook.

15、cn/digital/ddr-layout-guide.html导线间距选择:几点说明:1.DQS一般布线的位置是数据信号组内同一信号组中DQ走线的中间,因此DQS与DQS之间的间距一般不提2.DQS与时钟信号线不相邻3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。