数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new

数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new

ID:34517785

大小:4.03 MB

页数:31页

时间:2019-03-07

数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new_第1页
数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new_第2页
数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new_第3页
数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new_第4页
数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new_第5页
资源描述:

《数字电路讲义 - 第5讲(用eda软件设计组合逻辑电路)new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、comparatorX>Ymax(X,Y)muxmux《数字电路》讲义muxmin(X,Y)第5讲用EDA软件设计和仿真组合逻辑电路教学内容:如何利用EDA设计和仿真/验证数字电路(系统)教学目的:掌握现代数字电路设计方法,EDA软件及其使用要求:重点掌握Xilinx公司的Foundation3.1i设计软件的使用方法难点:主要内容常见的用于数字电路设计的EDA软件Lattice的ispLeverXilinx的Foundation和ISEAltera的MaxPlusII和QuartusIIActel的LiberoFoun

2、dation3.1i(Xilinx的早期EDA软件)的使用方法如何用Schematic输入方法建立一个工程如何仿真所设计的电路注:详细的设计和使用方法在课外时间专门讲解(时间另定)数字电路设计用EDA的发展目前,用于设计数字电路系统的EDA软件一般是IDE形式主要由CPLD和FPGA器件制造商提供,包含各自专有的lib早期的PLD器件PLA,PAL和GAL设计,主要采用ABEL语言PLA和PAL用于实现组合逻辑电路GAL是一种低密度的时序PLD,用于组合逻辑和时序逻辑电路伴随CPLD的出现,专用EDA软件成为主要设计

3、工具CPLD包含数千门电路,几十到几百逻辑宏单元,I/O引脚和内部连线的集成度远大于GAL用CPLD设计数字系统包含:设计,综合,优化,仿真和编程,必须用EDAFPGA具有复杂的结构:IO块,可重构逻辑块(CLB),RAM块,延迟锁环(DLL),双层布线资源.部分高性能FPGA具有乘法器,数字信号处理器,可以利用软IP资源实现片上系统(SOC),其设计必须采用EDALttiLattice半导体的EDA软件(1)访问:www.latticesemi.com.cn支持Lattice半导体公司的SPLD,CPLD,FPGA和FPGS

4、等器件的EDA软件LttiLattice半导体的EDA软件(2)ispLever(V7.1)用于所有Lattice的PLD器件,有三种版本:ispLever,ispLeverPro,ispLeverStarter访问:http://chinaxilinxcom/:http://china.xilinx.com/Xilinx公司的EDA软件(1)支持Xilinx公司的SPLD,CPLD,FPGA等器件的EDA软件Xilinx公司的最新版ISE9.2i免费用于简单设计EDA软免费老版ISE件(2)说明:我们学院已获得Xilinx的大学计

5、划提供的免费正式版ISE9.2i设计软件,处于学的学习目的的的同学可以借用(1DVD[3G])访问:www.altera.com.cnAltera公司的EDA软件(1)支持Altera公司的SPLD,CPLD,FPGA等器件的EDA软件Altera公司的EDA软最新版QuartusII7.1件(2)访问:www.actel.comActel公司的EDA软件(1)支持Actel公司的SPLD,CPLD,FPGA等器件的EDA软件ActelActel器件通用的EDA设计软件公司的LiberoIDEEDA软IP开发和处理器软件开发用EDA

6、件(2)特殊FPGA开发用EDA软件为什么用Foundation3.1i?前面提到的所有EDA软件的使用方法都是相似的Xilinx的这个早期软件非常小,大约300-500M安装空间具有现有EDA软件的所有功能正式授权版,你可以用一个U盘拷贝到你的电脑中用来安装!你也可以选择最新版的ISE9.2i,需要的基本安装空间大约是3~5GFdFoundattii3on3.11ii的使用方法(1)主菜单为建立二级菜单一注:这些快捷个按钮状态新的工程工程文件列表窗口快捷操作流程窗口状态信息窗口FdFoundattii3on3.1i1i的使用

7、方法(2)建立新工程的基本操作(1)在选择“NewProjectNewProject”之后,出现右边的窗口;(2)输入新工程的Name,并为之选择保存目录;(3)选择设计流程的方法(scematic或HDL);(4)为新工程选择器件及其封装,速度(见下两图)FdFoundattii3on3.1i1i的使用方法(3)这里显示该工程使用的PLD元件名称,封装和速度工程文件列表:demo保存该工程的自定义库(空!)simprims为Xilinx的基本库xc9500为xc9500系列CPLD的库因为选择了schematic设除了demo.

8、lib(目前是空的)外,该工计流程,相应的schematic程目前还没有任何专有的文件输入按钮功能被起用.下面从这里开始,输入我们的电路!如果你愿意用HDL(硬件描述语言)或FSM(有限状态机)设计流程,就用另外两个按钮FdFound

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。