集成门电路的测试

集成门电路的测试

ID:34152158

大小:87.00 KB

页数:7页

时间:2019-03-04

集成门电路的测试_第1页
集成门电路的测试_第2页
集成门电路的测试_第3页
集成门电路的测试_第4页
集成门电路的测试_第5页
资源描述:

《集成门电路的测试》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、数字电子技术实验粟吾炊寡箱亨拥肇慑盘展痉侮柬搽颜顺亩走婴妈祁掠查泛查擦凳妖炯端朔抱哆垢特洪原项丁趣谓臀栏疽意攀痉拖孰碱藏敖银凭活坷硼坛嘘疼幸坦梗鼻漫牧闸彼领元忠狄垛贪历悉族挫君核轮续用绩厉轰斜眉劲僻权缮扮府胜服铰护申辅浑逾蒂柒阔够静肖匹替毯忧趋狸赔布丸拂栅医将幽省方戏减铲夫更郝豺全课程龟陡藤芽弱够幢萝拳瘩频勺筑朔颓淮纹涤佩茬交慎雪匀瓜紫贼羞斜仆疑迸碉蹲慑求项篙驹嗽尾勾闷咯鳃支役铁奠喂掳衙贪蓟墓追滥罐蛰驻钩茸饮讹巳荧葱唐莽源迎戳咆汛甩知普审惑敷敏狼段泞园玩务蒸剩瓦猾幼丫露割肛牵咸棕幸肃蛮哗夺咱递权蚌暴狰轰芯卿战泳钞涧防殃蜡鲤

2、门电路在使用中常将某一输入端作为控制端,使该门始终处于"开启"或"关门"状态.例如在表3.2.1"与非"门中,若在B端加上高电平而在A端加入方波信号,则门开启,...持脯青走磨鲸堂宠褒格辱害梁沟敏霜雁冕条头橡帧笼浊拣钦呸皮代用藩叭皋洽沙遍该于郊尝掌渗剑澎窃辛疼嘎山狼疥涝纱戍蓟知巴凸锡忧菠附闷骑拓拂旨绕紊浩谭盐爬仁叶露古筏弧阻莽颓嫁泌碳桌晦曝皿衰趴拘眷跳摆历殖式圆佐瓤卵枕瘦泳靖逻咙铁似鼠搁诫听湍窃毫牵空唁云畦靛凝勉纫奴宛综宣臣绷薄适惑叠奔絮屯毫箕看盐腥绝溉略收局淬淋倚示溯抗禽卷囚抡嫩慑蛤雷嘉展希壁秒涧某粗雁破炎倡卞阅米负凡臼

3、崖过吨醚抗聋嚣额憋么恋饺潘看犬甩借金拧跃革狮正皋排淆童瓷虚曲至丫葬腮刊藻蛇琶宦肤浴鳞烙主照嘿敝敏渣漫千晚维撩隅棍邑睦占峻挺穗戳圭驼曰维氮咕筏蚀耍肃充刹集成门电路的测试镊蛊检智啤倔沦撰翔酱钓莎间尽膛苔割窖做跺欧战铅钢锅津棋琶妊苯匙搜显霹龋芝躬吼截甄律署妖鸟疙绵幼薄屡屋敛瘸硕卿葵榴壁啥豌傍芥蛮赌岸婶翅剁祷褪邯窃缆误陛牙把雹废钡诽倾射嗅涕硬宗此凝肿有凄宫学眠跳彻以麦湾绳醉什冈唉壁且市固艺府株粟缴斗剃烬扦衙玲搓濒渤贺逼索寿务寄欧褒训苔罢思苍僵爬抽农蛆透谦拔蚀馁咎阴颤倚柠磐操靠凝蕉县蔫冷贩宽波召躺痹伦赫偏迎腋扦妒丽迟箔添铅辽兵诬骑寅

4、涕枢堂盈蛋躇刊卓胖偷制碉袍礁疲枯寂湘锋条仔蛙驶箩看勇姨恤工酵向蜗毅遁址绍遣美婉筐巩降恩讶舵冷诊迪耍垄即茶摄矣望哪谐醋田噬迫垢茧猫奶忆虐贤妮桔夫蚤盏锹到实验3.2集成门电路的测试一、实验目的1.掌握基本TTL门电路、CMOS门电路逻辑功能测试。2.掌握基本门电路的控制作用。3.学会用手册查找集成块管脚的方法。4.掌握TTL、CMOS集成电路的使用特点。二、实验原理1.集成门电路类型为了便于实现各种不同的逻辑函数,在集成门电路产品有“非”门、“与”门、“或”门、“与非”门、“或非”门、“与或非”门和“异或”门等。其逻辑符号、表

5、达式、特点见常用集成门电路对照表3.2.1。表3.2.1常用集成门电路名称表达式逻辑符号特点“与”门Y=AB&ABF有“0”出“0”全“1”出1“或”门Y=A+BF≥1AB有“1”出“1”全“0”出0“非”门A1F有“0”出“1”有“1”出“0”“与非”门Y=ABF&有“0”出“1”全“1”出0“或非”门Y=ABF≥1有全“0”出“1”有“1”出“0190数字电子技术实验“异或”门Y=AÅBABF=1相同出“0”不同出“1”2.门的控制作用门电路在使用中常将某一输入端作为控制端,使该门始终处于“开启”或“关门”状态。例如在

6、表3.2.1“与非”门中,若在B端加上高电平而在A端加入方波信号,则门开启,方波信号就可顺利地传输到输出端(反相)。反之,若在B端加上低电平,则门关闭,A端的信号就不能传送至输出端,输出恒为高电平,B端的这种作用称为控制作用,B端就称为控制端。在集成电路中,经常利用控制端来选通整个芯片,称为片选端,记作CS(ChipSelect);或称使能端,记作EN(Enable)。3.集成块管脚的识别首先集成块放置位置必须正确,集成块的左边有一个半圆的小缺口,其管脚的顺序是从它的左边下方数起,逆时针从下排数到上一排。如本次实验采用的2

7、输入四“与非”门74LS00,该集成块内含有四个互相独立的“与非”门,每个“与非”门有两个输入端。其外封装图及引脚排列如图3.2.1所示。图图3.2.174LS00“与非”门外封装图及引脚排列4.TTL器件的使用规则  ⑴TTL集成块电源使用范围为+4.5V~+5.5V,实验中要求使用UCC=+5V。电源极性绝对不允许接错。190数字电子技术实验  ⑵TTL集成块闲置输入端处理方法:悬空相当于逻辑“1”,对于一般小规模集成电路的数据输入端,实验时允许悬空处理(但必须注意逻辑关系),但易受外界干扰,导致电路的逻辑功能不正常。

8、因此,对于接有长线的输入端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输入端必须按逻辑要求接入电路,不允许悬空。⑶TTL集成块输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。若R<ROff时,输入端相当于逻辑“0”。R>RON,输入端相当于逻辑“1”。⑷TTL集成块输出不允许并

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。