实验3-4全减器+触发器

实验3-4全减器+触发器

ID:33497467

大小:192.00 KB

页数:4页

时间:2019-02-26

实验3-4全减器+触发器_第1页
实验3-4全减器+触发器_第2页
实验3-4全减器+触发器_第3页
实验3-4全减器+触发器_第4页
资源描述:

《实验3-4全减器+触发器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验三组合逻辑电路的设计一.实验目的1.掌握中规模集成数据选择器的逻辑功能及使用方法。2.学习用数据选择器构成组合逻辑电路的方法。二.实验仪器设备1.数字电路实验箱2.芯片74LS151、74LS153三.实验内容和步骤1.测试数据选择器74LS151的逻辑功能。2.测试数据选择器74LS153的逻辑功能.3.选用合适的数据选择器设计全减器:(1)写出设计过程;(2)画出接线图;(3)验证逻辑功能。四.预习内容1.复习数据选择器的工作原理。2.用数据选择器对实验内容中各函数式进行预设计。五.实验报告1

2、.用数据选择器对实验内容进行设计、写出设计全过程、画出接线图、进行逻辑功能测试;2.总结实验收获、体会。管脚图:引出端符号:A、B选择输入端1C0~1C3、2C0~2C3数据输入端1G、2G选通输入端(低电平有效)1Y、2Y数据输出端实验四双稳态触发器一、实验目的1.熟悉J—K触发器及D触发器的外形及外引线排列。2.验证基本R—S触发器、J—K触发器及D触发器的逻辑功能。二、实验仪器设备1.数字电路实验箱2.示波器3.芯片74LS74、74LS76三、实验内容和步骤1.J—K触发器逻辑功能将74LS7

3、6的RD、SD、J、K端分别接到实验箱中的电平开关上,、分别接到两个逻辑电平指示灯上。(1)置位、复位功能测试:J、K端置任意状态,按表4-1完成测试。(2)J、K功能测试将J—K触发器的CP端接到实验箱的单脉冲源上,按表4-2完成功能测试。(3)将J—K触发器接成计数状态(J=K=1),CP端接到实验箱的时钟脉冲发生器的输出端上(),用示波器观察波形,并记录其波形。2.D触发器功能的测试(1)置位、复位功能测试将74LS74D触发器的RD、SD端分别接电平开关,CP端接手动脉冲源,置D、CP于任意位

4、置,按表4-3完成RD、SD功能测试。(2)D功能测试:按表4-4测试D触发器功能。四、预习内容1.掌握各触发器的逻辑功能。2.熟悉74LS74、74LS756的引脚功能。3.了解J—K、D触发器的触发方式。表4-1RDSDQ原态Q现态01011001测试条件测试结果J、K端状态Q原状态CP脉冲变化后状态Qn+1JK预计态实测态预计态实测态0001010110011101表4-4RDSDQ原态Q现态01011001测试条件测试结果D原状态CP变化后触发器状态预计态实测态预计态实测态001101表4-2

5、表4-3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。