vivado设计套件提升设计生产力的九大理由

vivado设计套件提升设计生产力的九大理由

ID:31990253

大小:788.03 KB

页数:11页

时间:2019-01-30

vivado设计套件提升设计生产力的九大理由_第1页
vivado设计套件提升设计生产力的九大理由_第2页
vivado设计套件提升设计生产力的九大理由_第3页
vivado设计套件提升设计生产力的九大理由_第4页
vivado设计套件提升设计生产力的九大理由_第5页
资源描述:

《vivado设计套件提升设计生产力的九大理由》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、赛灵思背景资料使用VIVADO的九大理由Vivado设计套件提升设计生产力的九大理由您的开发小组是否需要在极短的时间内打造AllProgrammable抽象化与自动化出既复杂又富有竞争力的新一代系统?赛灵思AllProgrammable器件可助您一臂之力,它相对传统可编程逻辑和I/O,新增了软件可编程ARM®处理系统、可编程模拟混合信号(AMS)子系统和不断丰富的高复杂度的IP核,让开发小组突破了原有种种设计限制。有多种AllProgrammable器件可供用户选择,构成这些器件的各种硅片组合使用赛灵思独特的高性能3D堆叠硅片互联技术彼此互联。这些领先一代的AllProgra

2、mmable器件为用户提供的功能远超常规可编程逻辑所能及,为用户开启了完全可编程系统集成时代。有何意义?其意义在于采用赛灵思AllProgrammable器件,用户的开发小组可以用更少的部件实现更多系统功能,提升系统性能,降低系统功耗,减少材料清单(BOM)成本,同时满足严格的产品上市时间要求。但如果不借助强大的硬件、软件、系统设计工具和设计流程,则无法将这些优势交到您的设计团队的手中,您也不可能实现这些优势。赛灵思把所需的硬件、软件和系统设计流程统称为“需的硬件、软件和系统设计流程统称抽象化”。在这种使用AllProgrammable抽象化进行先进的领先一代的硬件、软件和系

3、统开发过程中,起着骨干作用的是赛灵思Vivado®设计套件。Vivado设计套件是一种以IP和系统为中心的、领先一代的全新SoC增强型综合开发环境,可解决用户在系统级集成和实现过程中常见的生产力瓶颈问题。就在同类竞争解决方案试图通过扩展过时且松散连接的分立工具的做法来跟上片上集成的高速发展,Vivado设计套件凭借业界最先进的SoC增强相设计方法和算法提供独特、高度集成的开发环境,带来设计生产力的极大提升。Vivado设计套件将硬件、软件和系统工程师的生产力提升到了全新的水平。赛灵思背景资料使用VIVADO的九大理由下面是Vivado设计套件为何能够提供领先一代设计生产力、简

4、便易用性和系统级集成的九大理由:加快系统实现理由一:突破器件密度极限:在单个器件中更快速集成更多功能。如果设计工具能够让AllProgrammable器件集成更多功能,用户就能够为系统设计选择尽可能小的器件,从而直接带来系统成本和功耗的下降。Vivado设计套件提供一种集成环境,能够让架构、软件和硬件开发人员在通用设计环境中协作工作,从而最大程度地提升设计效率,充分发挥AllProgrammable器件的可编程逻辑架构及其专用片上功能模块的潜力。以OpenCores.org的以太网MAC(媒体访问控制器)模块设计为例。作为实验,赛灵思反复原样复制OpenCores以太网MAC

5、,直至它们填充带有693,120个逻辑单元的Virtex®-7690TFPGA。赛灵思又以类似的方法填充带有622,000个逻辑单元的同类竞争器件。下图显示的是实验结果。按逻辑单元数量来衡量(一个“标准”的逻辑单元由一个4输入LUT(查找表)和一个触发器组成),赛灵思Virtex-7690T器件的原始容量比同类竞争器件(带有622,000个逻辑单元)高出11%。但如图1所示,如果用Vivdo设计套件将该所有这些以太网MAC模块实例填充到赛灵思Virtex-7690T器件中,赛灵思Virtex-7690T器件要比同类竞争器件容纳的实例数多出36%。这个实验表明,Vivado设计

6、套件与赛灵思7系列FPGA架构图1:复制次数与架构资源利用率的对比结合使用所产生的效率要远高于同类竞争工具/器件组合所产生的效率。(注:图1根据LUT和Slice计数结果,对赛灵思7系列AllProgrammable器件和同类竞争可编程逻辑器件进行比较。赛灵思7系列AllProgrammable器件slice含四个6输入LUT、八个触发器以及相关的多路复用器和算术进位逻辑,相当于1.6个逻辑单元。)Vivado设计套件如何最大化器件利用率Vivado设计套件之所以能够实现高器件利用率,是因为它采用高级拟合算法,而且赛灵思7系列可编程逻辑架构在每个Slice内采用真正独立的LU

7、T。值得注意的是图1详尽地体现了赛灵思7系列的LUT和Slice拟合结果,两者均实现了近100%的利用率。而同类竞争的可编程逻辑器件在器件利用率仅达到63%就用尽了可用的Slice。产生这种低利用率的根源归咎于该竞争器件的可编程逻辑架构,这种架构在许多情况下不允许把两个LUT捆绑成一个物理集群。在完整的设计中,这显然会产生大量未充分利用的集群。这是由于为了满足架构的引脚共享要求,只有一个LUT得到使用,而另一个LUT则不能再用于设计中其余的逻辑。这项实验清楚地表明,用户可以使用较小的7系列AllProg

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。