数字电路实验设计报告(共10篇)

数字电路实验设计报告(共10篇)

ID:30254647

大小:28.65 KB

页数:33页

时间:2018-12-28

数字电路实验设计报告(共10篇)_第1页
数字电路实验设计报告(共10篇)_第2页
数字电路实验设计报告(共10篇)_第3页
数字电路实验设计报告(共10篇)_第4页
数字电路实验设计报告(共10篇)_第5页
资源描述:

《数字电路实验设计报告(共10篇)》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划数字电路实验设计报告(共10篇)  数字电路实验报告  姓名:张珂班级:学号:  10级8班XX  实验一:组合逻辑电路分析  一.实验用集成电路引脚图1.74LS00集成电路  2.74LS20集成电路  二、实验内容  1、组合逻辑电路分析逻辑原理图如下:  图组合逻辑电路分析  电路图说明:ABCD按逻辑开关“1”表示高电平,“0”表示低电平;逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。  实验分析:  由实验逻辑电路图可知:输出X1=AB?C

2、D=AB+CD,同样,由真值表也能推出此方程,说明此逻辑电路具有与或功能。2、密码锁问题:  密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。  试分析下图中密码锁的密码ABCD是什么?密码锁逻辑原理图如下:目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  V  图2密码锁电路分析 

3、 实验分析:  由真值表可知:当ABCD为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。由此可见,该密码锁的密码ABCD为1001.因而,可以得到:X1=ABCD,X2=X1。  实验心得  1.本次实验对元件74LS00和74LS20的端口熟悉了很多,大致记住了哪些端口是与非门的输入端,哪些是输出端。  2.熟悉了面板,知道怎样换器件以及电源、开关的位置。  3.熟悉了基本逻辑电路的分析方法和及其逻辑功能的分析,熟悉了各类门的实物元件以及元件的使用和线路连接。  4.知道了利用单刀双掷开关的双接点,分别连接高电平和低电平,开关的掷点不同,门电

4、路输入的电平也不同。  数字电路技术实验报告  学号:+姓名:曹兴运+丁玉祥组号:B8日期:一、实验目的:  掌握中规模集成译码器的逻辑功能和使用方法.掌握中规模集成编码器的逻辑功能和使用方法.熟悉掌握集成译码器74LS138的应用方法.掌握掌握集成译码器74LS148的应用方法二、实验设备:(1)数字电路实验箱.(2)74LS138.74LS148。三、实验原理:目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保

5、从业人员的业务技能及个人素质的培训计划  译码器是一个多输入多输出的组合电路,它的作用是将输的具有特定含义的二进制代码翻译成输出信号的不同组合,实现电路的逻辑控制功能.译码器在数字领域中应用广泛,可用于代码转换,终端数字显示;数据的分配,存储器寻址的组合控制信号等等.译码器可以分为通用译码器和显示译码器两种变量译码器又称二进制译码器,表示n个变量可以产生2个输入函数常用的有74LS755,74LS138,74LS154  下面以74LS138译码器为例:  逻辑图  引脚排列  真值表  74LS148工作原理:该编码器有8个信号输入端,3个二进制码输出端。此外

6、,电路还设置了输入使能端EI,输出使能端EO和优先编码工作状态标志GS。当EI=0时,编码器工作;而当EI=1时,则不论8个输入端为何种状态,3个输出端均为高电平,且优先标志端和输出使能端均为高电平,编码器处于非工作状态。这种情况被称为输入低电平有效,输出也为低电来有效的情况。当EI为0,且至少有一个输入端有编码请求信号时,优先编码工作状态标志GS为0。表明编码器处于工作状态,否则为1。  真值表  H-高电平L-低电平X-任意目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公

7、司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  四、实验内容:  74LS138译码器逻辑功能的测试利用3—8译码器74LS138  74LS148编码器逻辑功能的测试  五丶心得体会  本次试验要求通过实验的方法学习数据选择器的电路结构和特点;掌握数据编码器和译码器的逻辑功能及其基本应用。我们使用数字电路实验箱74LS13874,LS148等设备完成了全加器的实现。在老师的指导下比较顺利地完成了试验。  《数字集成电路设计》实验报告  一、  实验内容  设计一个正边沿触发的D触发器,并分析其功能。工艺

8、:CMOSProcess

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。