数电课程设计报告材料

数电课程设计报告材料

ID:30236132

大小:382.00 KB

页数:16页

时间:2018-12-28

数电课程设计报告材料_第1页
数电课程设计报告材料_第2页
数电课程设计报告材料_第3页
数电课程设计报告材料_第4页
数电课程设计报告材料_第5页
资源描述:

《数电课程设计报告材料》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用标准文案成绩南京工程学院课程设计说明书(论文)题目多功能数字时钟课程名称数字电子技术院(系、部、中心)电力工程学院专业电气工程及其自动化(智能建筑电气)班级智能081学生姓名黄辉学号206081015设计地点物理实验中心C405指导教师曾宪阳工程基础实验与训练中心设计起止时间:2010年12月20日至2010年12月24日精彩文档实用标准文案目录 1 设计任务及要求           1-12 设计方案         1-4   3 单元电路设计            4-94 整体电路设计            9-125 问题及解

2、决方法      12-146 心得体会              14-157感谢15-15精彩文档实用标准文案多功能数字钟[设计任务](1)进行正常的时/分/秒计数,分别用六个数码管显示时(24小时),分(60分钟),秒(60秒)的计时功能。(2)利用实验系统上的按键实现“校时”,"校分"功能:按下"校时"键时,计数器迅速递增,并按24小时循环;按下"校分"键时,计数器迅速递增,并按60分钟循环。(3)实现整点报时.每隔一秒报一次,共五次.(4)实现闹时功能,预置06时15分闹时.报时闹时功能在EDA6000界面上用两个灯泡来显示。(5)

3、实现调零功能,按下调零开关,数字钟自动调整到00时00分00秒。[设计要求](1)准确计时,以数字形式显示时、分、秒;(2)数字钟能够校正时、分。(3)要求数字钟计数时在规定的时间内闹时(06:15分闹时一分钟);(4)数字钟报整点数,报时频率为由系统cp脉冲分频出的1Hz。(5)数字时钟能够清零。[设计方案]精彩文档实用标准文案(1)方案设计1.设计60进制及24进制加法计数器方案:使用两片74160芯片级联74160芯片元件符号及功能表见下面图表,为8421编码的十进制加法计数器,具有异步清零、同步置数功能,且其输出端能直接与数码管相连接

4、,较74161更为方便。2.正常计数时脉冲(f1=1Hz)的提供方案:f1直接由系统自带的cp脉冲提供3.闹时电路模块的设计方案:使用组合逻辑电路根据具体的闹时时间从时、分计数器对应的输出端连接组合逻电路控制。精彩文档实用标准文案(2)整体方案原理框图co时co分co秒二选一二选一译码器译码器译码器译码器译码器译码器闹时指示灯指示灯报时cpf1=1KHz分频f2=500Hzswitch2switch1[单元电路设计](1)分、秒计数器设计1.60进制计数器的工作原理秒计数器电路与分计数器电路都是60进制,采用两片中规模集成电路74LS60串接

5、起来构成的秒、分计数器,下面选择同步置数方法使计数器从0到59循环计数。2.60进制计数器电路原理图精彩文档实用标准文案3.60进制计数器电路时序图(2)时计数器的设计1.24进制计数器的工作原理时计数器电路都是24进制,采用两片中规模集成电路74LS60串接起来构成的时计数器。下面选择同步置数方法使计数器从0到23循环计数。2.24进制计数器电路原理图精彩文档实用标准文案3.24进制计数器电路时序图(3)校时、校分电路的设计1.二选一选择器组合逻辑电路精彩文档实用标准文案2.二选一集成芯片(21mux)符号及功能表3.21mux在本实验中的

6、工作原理实验中校时、校分时均用到21mux的二选一功能。S端接控制开关switch1(以校分为例),A端接秒计数器的进位信号,B断接秒计数器从系统自带的cp(f1=1Hz)脉冲信号。当switch1=0时,时、分、秒计数器正常计数;当switch1=1时,Y输出B输入的信号,即频率f1直接接在了分计数器的cp端,使分计数器校分,当校分到准确时间时,再打开开关switch1=0。(4)清零设计1.工作原理74LS160的清零端可以达到使计数器清零的效果。2.清零原理图(5)报时电路模块的设计1.工作原理精彩文档实用标准文案当分、秒计数器计至59

7、分50秒时,分计数器十位输出端为QdQcQbQa=0101,个位输出QdQcQbQa=1001;秒计数器个位输出为QdQcQbQa=0000,从59分50秒到59分59秒只有秒个位在计数,所以可得由组合逻辑电路组成的报时电路图。2.报时电路原理图分十位Q0,分十位Q2分个位Q0,分个位Q3秒十位Q0,秒十位Q2秒个位Q0f1=1KHz的脉冲信号秒个位Q3f2=500Hz的脉冲信号从上往下各门电路的输入端依次是:(6)闹时电路模块的设计1.工作原理当时、分计数器计至06时15分时,时计数器十位输出端为QdQcQbQa=0000,个位输出端为Qd

8、QcQbQa=0110;分计数器十位输出为QdQcQbQa=0001,分计数器个位输出为QdQcQbQa=0101,此时数字钟闹时一分钟,所以可得由组合逻辑电路组成

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。