欢迎来到天天文库
浏览记录
ID:25502112
大小:8.47 MB
页数:39页
时间:2018-11-20
《数字逻辑实验箱指导书第3版》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数字电子技术基础-39-数字电路使用手册1.信号源:面板上有六个频率输出点,分别为1MHz、100KHz、10KHz、1KHz、10Hz、1HZ可用作信号源。2.指示灯:L0—L11十二个指示灯可作为输出指示,当输出为高电平时红灯亮,当输出为低电平时绿灯亮。3.数码管:板上共有数码管六个,其对应的输入为8421码的数据线,分别为Dx、Cx、Bx、Ax下标分别对应六个数码管,数码管为共阴极,对应的公共端为LEDx,将LEDx接地对应的数码管点亮,用Dx、Cx、Bx、Ax进行编码,得到从“0——F”的显示4.单脉冲:板上有单脉冲输出端分别为P+、P-,当按下相应按键时P+由
2、低变高,P-由高变低。(见第1图左右两侧)5.电源:除+5v电源外,在箱子的正上方有两个可调电源输出端口。分别在+5~+15及-5~-15范围内可调。6.开关:在箱子的右下方有k0—k11十二个拨动开关。拨下输出低电平,拨上输出高电平。(ELL-3数字逻辑实验箱面板图见下页)数字电子技术基础-39-数字电子技术基础-39-实验一集成逻辑电路的连接和驱动一、实验目的1.掌握TTL、CMOS集成电路输入电路与输出电路的性质。2.掌握集成逻辑电路相互衔接时应遵守的规则和实际衔接方法。二、实验原理1.TTL电路输入输出电路性质当输入端为高电平时,输入电流是反向二极管的漏电流,电
3、流极小。其方向是从外部流入输入端。当输入端处于低电平时,电流由电源Vcc经内部电路流出输入端,电流较大,当与上一级电路衔接时,将决定上级电路应具有的负载能力。高电平输出电压在负载不大时为3.5V左右。低电平输出时,允许后级电路灌入电流,随着灌入电流的增加,输出低电平将升高,一级LS系列TTL电路允许灌入8mA电流,即可吸收后级20个LS系列标准门的灌入电流。最大允许低电平输出电压为0.4V。2.CMOS电路输入输出电路性质一般CC系列的输入阻抗可高达1010Ω,输入电容在5pf以下,输入高电平通常要求在3.5V以上,输入低电平通常为1.5V以下。因CMOS电路的输出结构
4、具有对称性,故对高低电平具有相同的输出能力,负载能力较小,仅可驱动少量的CMOS电路。当输出端负载很轻时,输出高电平将十分接近电源电压;输出低电平时将十分接近地电位。在高速CMOS电路54/74HC系列中的一个子系列54/74HCT,其输入电平与TTL电路完全相同,因此在相互取代时,不需考虑电平的匹配问题。3.集成逻辑电路的衔接在实际的数字电路系统中总是将一定数量的集成逻辑电路按需要前后连接起来。这时,前级电路的输出将与后级电路的输入相连并驱动后级电路工作。这就存在着电平的配合和负载能力这两个需要妥善解决的向题。可用下列几个表达式来说明连接时所要满足的条件VOH(前级)
5、>ViH(后级)VOL(前级)<ViL(后级)IOH(前级)>n×IiH(后级)IOL(前级)>n×IiL(后级)n为后级门的数目数字电子技术基础-39-(1)TTL与TTL的连接TTL集成逻辑电路的所有系别,由于电路结构形式相同,电平配合比较方便,不需要外接元件可直接连接,主要的限制是受低电平时负载能力的限制。表1—1列出了74系列TTL电路的扇出系数。表1—174LS0074ALS00740074L0074S0074LS002040540574ALS00204054057400408010401074L001020220174S00501001210012(2)TT
6、L驱动CMOS电路TTL电路驱动CMOS电路时,由于CMOS电路的输入阻抗高,故此驱动电流一般不会受到限制,但在电平配合问题上,低电平是可以的,高电平时有困难,因为TTL电路在满载时,输出高电平通常低于CMOS电路对输入高电平的要求,因此为保证TTL输出高电平时,后级的CMOS电路能可靠工作,通常要外接一个提拉电阻R,如图1—1所示,使输出高电平达到3.5V以上,R的取值为2一6.2K较合适,这时TTL后级的CMOS电路的数目实际上是没有什么限制的。图1—1TTL电路驱动CMOS电路(3)CMOS驱动TTL电路CMOS的输出电平能满足TTL对输入电平的要求,而驱动电流将
7、受限制,主要是低电平时的负载能力。表1—2列出了一般CMOS电路驱动TTL电路时的扇出系数,从表中可见,除了74HC系列外的其它CMOS电路驱动TTL的能力都较低。数字电子技术基础-39-表1—2LS-TTLL-TTLTTLASL-TTLCD4001B系列1202MC14001B系列1202MM74HC及74HC系列1020220既要使用此系列又要提高其驱动能力时,可采用以下两种方法a.采用CMOS驱动器,如CD4049,CD4050是专为给出较大驱动能力而设计的COMS电路。b.几个同功能的CMOS电路并联使用,即将其输入端并联,输出端
此文档下载收益归作者所有