高频电子线路cad9

高频电子线路cad9

ID:21810975

大小:4.00 MB

页数:52页

时间:2018-10-20

高频电子线路cad9_第1页
高频电子线路cad9_第2页
高频电子线路cad9_第3页
高频电子线路cad9_第4页
高频电子线路cad9_第5页
资源描述:

《高频电子线路cad9》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第9章AllegroPCB系统互联设计平台9.1概述9.2Allegro环境下PCB板设计介绍9.3Allegro使用的文件类型与项目目录9.4使用项目管理器ProjectManager9.5系统环境要求和安装9.6小结9.7习题Chap9绪论基本内容:Cadence公司开发了很多功能强大的电子线路CAD软件。CadenceAllegro系统互连平台能够与其他平台合作,进行跨集成电路、封装和PCB的高效率、高性能协同设计工作,该平台的约束驱动设计流程和协同设计方法能够优化集成电路、封装和印制电路板之间的系统互连,从而避免硬件返工,降低成本和缩短设计周期,加快产品

2、上市时间。基本要求:了解Allegro软件体系及其高速PCB设计软件的基本特点,为后面章节的进一步学习打下基础。9.1概述CadenceDesignSystems是全球最大的电子设计自动化产品、程序方案服务和设计服务供应商,它提供很多EDA设计软件和服务,运行软件的系统平台比较多,如Unix,Windows等。它所提供的各种EDA软件,可以完成电子设计的所有任务,包括专用集成电路ASIC设计、FPGA设计和PCB板设计。在仿真、电路图设计自动布局布线、板图设计及验证等方面有着绝对的优势。Cadence公司的产品之一:Allegro系统互连平台,它运行于Windo

3、ws系统。该系统平台集合了所有现有的Cadence面向IC封装和PCB设计的技术。本章内容主要集中于PCB板设计。Allegro的产品系列Allegro软件在15.0版及之前,产品包装常使用PSD名称,含义是PCB系统设计。15.2版之后,Allegro的产品包装有重新的分类及定义。由于自15.2版起强调的是S-P-B(Silicon-Package-Board芯片-封装-板图),所以改称为SPB。Allegro根据不同用户情况划分为各种软件包系列,价格各不相同,每个软件包含有多种软件。Allegro14.2版本14.2版本中最高端的套装产品称为PCBDesig

4、nExpert,它的功能最强,包括高速信号线的电气、物理特性的设定等;其次,称为PCBDesigner,它除了缺少高速信号的电气设定外,和PCBDesignExpert功能相同;低端产品称为PCBStudio,它没有高速信号线特性设定,没有加测试点,不能用公司的skill语言;另外,为用户需要,又提供了PCBStudioPerformance,它是加在Studio上的一个选择项,最终能使Studio和PCBDesigner功能相同。表9-1展示15.0版和15.2版部分软件的对应名称Allegro15.2版本Allegro分成200及600系列,200系列是指P

5、CBDesignStudio,600系列是指PCBDesignExpert。Allegro自己的电路图设计及输入软件称为ConceptHDL,合并OrCAD公司后,也使用它的CaptureCIS。SPB15.5版的软件又进行了一些互相组合,表9-2是与之前所用名称的一些对照。9.2Allegro环境下PCB板设计介绍从整体上看,电路板的设计及生产流程一般为:(1)产品规格(Specification)设计,即“做什么”。此项工作要根据市场及用户要求,考虑具体应用设备,弄清产品目标,讨论而定。(2)电子工程师收到电子部分的详细规格说明后,设计确定电子电路图及板子外

6、观尺寸。(3)布局工程师与电子工程师合作,根据详细的电子电路图及板子尺寸规范,设计PCB板图,最后得到制版文件。(4)制版工厂根据设计文件,生产PCB样板。(5)电子工程师收到样板,安装元件并调试。(6)验证正确,既可批量生产PCB板;否则,需要修改规格说明或修改布局,重新生成PCB制版文件。在这过程中,利用Allegro进行PCB板基本设计工作一般要用到下面五个工具:(1)ProjectManager项目管理器。(2)AllegroDesignEntryHDL电路原理图输入工具,简称为DEHDL。(3)AllegroPCBEditor布局拉线工具,简称为PCB

7、Editor,用户利用它摆放器件,产生工艺文件。在使用中,还可应用自动拉线工具AllegroPCBRouter。(4)DesignSync板图设计数据同步工具,用于DEHDL和PCBEditor间数据的传送和一致性对照。(5)ConstraintManager约束管理器,用于定义电气规则,可在DEHDL或PCBEditor中启动。注意:Allegro以前版本与此可能不一致。9.2.1预备工作部分硬件开发人员根据规格要求,使用CIS或是HDL软件工具绘制、修改线路图,取得电子设计图。线路图范例如图9.1所示。图9.189C51单片机扩接外部RAM线路图示例此例为一

8、个单片机(ATMEL公司

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。