欢迎来到天天文库
浏览记录
ID:21116899
大小:133.00 KB
页数:6页
时间:2018-10-19
《第4章 存储器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、第四章存储器一、填空题1、内存储器是计算机系统中的装置,用来存放和。2、CPU对RAM存储器进行读/写操作时,应送出的方向控制命令有和命令。3、Intel2114RAM存储芯片引脚中用于片选的控制引脚为,用于读/写控制引脚为。4、Intel4116RAM芯片容量为2K´8,访问该芯片须用根地址线。5、存储芯片存储的信息会,必须定时刷新,刷新的时间间隔为。6、存储器分为、、、。7、逻辑地址为2000H:1234H的存储单元的物理地址是。8、8086CPU写入一个规则字,数据线的高8位写入存储体,低8位写入存储体。9、将存储器与系统相连的译码片
2、选方式有法和法。10、对6116进行读操作,6116引脚=,=,=。二、单项选择题1、随机存储器即RAM是指()A.存储单元中所存信息是随机的。B.存储单元中的地址是随机的。C.用户的程序和数据可随机的放在内存的任何地方。D.存储器中存取操作时间与存储单元物理位置顺序无关。2、CPU对主存进行操作,下面哪种说法是不能实现的()A.按地址并能读/写一个字节代码B.按地址串行1位1位进行读/写操作C.按地址并行读/写一个字长代码D.按地址进行并行读出而不能实现并行写入3、动态存储器刷新,下面哪种说法正确()A.刷新可在CPU执行程序过程中进行B
3、.刷新在外电路控制下,定时刷新,但刷新时,信息不读出C.在正常存储器读操作时也会发生刷新,可防止刷新影响读出信息,故读操作时,应关闭电路工作。D.刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。4、用4K×8的存储芯片,构成64K×8的存储器,需使用多少4K×8的存储芯片,正确答案为()A.128片B.16片C.8片D.32片5、在存储器读周期时,根据程序计数器PC提供的有效地址,使用从内存中取出()A.操作数B.操作数地址C.转移地址D.操作码6、动态存储器的主要缺点是()A.存储容量少B.存取速度低C.功耗大D.外围电路
4、复杂57、动态RAM芯片容量为16K×1位,要构成32K字节的RAM存储器,需要该芯()A.4片B.8片C.16片D.32片8、堆栈操作时,段地址由()寄存器指出,段内偏移量由()寄存器指出。A、CSB)DSC)SSD)ESE)DIF)SIG)SPH)BP9、由2732芯片组成64KB的存储器,则需要()块芯片。A)12B)24C)16D)1410、对内存单元进行写操作后,该单元的内容。A)变反B)不变C)随机D)被修改三、多项选择题1.当8086CPU从偶地址字单元读/写一个字数据时,需要的总线周期数和选通信号是。A)1个总线周期B)2个
5、总线周期C)A0=0D)BHE=0E)A0=0∨BHE=0F)A0=0∧BHE=02.外存储器包括。A)软磁盘B)磁带C)SRAMD)BIOSE)硬磁盘F)光盘3.读写存储器操作数时数据所在的段可由()寄存器指出。A)CSB)DSC)ESD)SS4.若当前DS的内容为2000H,则偏移量为1000H单元的地址可表示为。A)2000H.1000HB)21000HC)2000H∶1000HD)3000H四、简答题1、简述半导体主存读操作过程?2、试比较存储器读周期和存储器写周期的的差别?3、现已知8088CPU的内存空间为1MB,试说明采用什么
6、方法可将其内存扩大到16MB并且复位启动是能正常工作?五、应用题1、已知一个存储器,其存储体是由1024个存储元(即存放1位二进制信息的存储电路)组成,其地址译码采用一维地址译码电路,若要实现8位并行读和写操作,且译码器输出的存储单元选择控制线每条只与不同的行相连,试问(1)存储体中各存储元排成多少行,多少列的存储矩阵才能符合要求。地址寄存器和数据寄存器各用多少位。(2)画出该存储器原理结构图。2、已知一个存储器,其存储体排成64行64列的矩阵结构,若采用二维地址译码电路,实现16位并行读写操作,试问(1)行地址译码电路和列地址译码电路各自
7、有多少条选择控制线。(2)行地址寄存器和列地址寄存器各为多少位?(3)画出该存储器原理结构图?4、某存储器中存储体是由4096个动态存储元电路排成64´64矩阵阵列,存储器中的数据寄存器为8位,主机工作频率为5MHz,CPU对存储器进行一次读操作需占用4个工作脉冲周期,请计算5①对该存储器完成一次刷新需时间多少?②刷新周期在2ms内CPU能用于正常读写操作的时间为多少?5、若有一台8位微机,地址总线16条,具有8片2114构成的4KB,RAM连线如下图所示。若以每1KRAM作为一组,则此图组成的基本地址是什么?地址有没有重叠区,每一组的地址
8、范围为多少?6、假设下图为某外设接口中的I/O地址译码电路,请分析并指出该译码电路确定的I/O端口地址范围。7、已知某存储器容量为16K×8,全部用2114存储芯片连成,每片21
此文档下载收益归作者所有