毕业论文:2.5G Hz PLL 锁定检测电路分析实现

毕业论文:2.5G Hz PLL 锁定检测电路分析实现

ID:18573101

大小:7.91 MB

页数:41页

时间:2018-09-19

毕业论文:2.5G Hz PLL 锁定检测电路分析实现_第1页
毕业论文:2.5G Hz PLL 锁定检测电路分析实现_第2页
毕业论文:2.5G Hz PLL 锁定检测电路分析实现_第3页
毕业论文:2.5G Hz PLL 锁定检测电路分析实现_第4页
毕业论文:2.5G Hz PLL 锁定检测电路分析实现_第5页
资源描述:

《毕业论文:2.5G Hz PLL 锁定检测电路分析实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、西安邮电大学毕业设计(论文)题目:2.5GHzPLL锁定检测电路分析实现院系:计算机科学与技术专业:电子信息科学与技术班级:电科0203班学生姓名:廖建军导师姓名:蒋林职称:教授起止时间:2006年03月06日至2006年06月11日电信企业大数据分析、应用及发展策略研究目录摘要IAbstractII1引言122.5GHzPLL锁定检测电路工作原理分析22.1锁相环结构简介22.2锁相环的作用简介22.3锁定检测332.5GHzPLL锁定检测电路总体设计方案53.1概述53.2设计目标63.3顶层设计方案73.4验证与测试114

2、2.5GHzPLL锁定检测电路反向提取分析124.1锁定检测电路外部引脚124.2锁定检测电路内部结构134.3锁定检测电路的实现154.4反向提取的锁定检测电路图1652.5GHzPLL锁定检测电路SMIC0.18工艺下重新设计175.1反相器设计175.2D触发器设计185.3计数器设计185.4十八输入或非门设计195.5与非门设计205.6时钟设计215.7锁定检测电路设计小结2162.5GHzPLL锁定检测电路HSPICE下晶体管级仿真226.1触发器模块仿真测试226.2异或门仿真测试236.3十八输入或非门仿真测试

3、24电信企业大数据分析、应用及发展策略研究6.4与非门仿真测试256.5锁定检测电路整体仿真测试2672.5GHzPLL锁定检测电路verilogHDL语言描述307.1基本模块的描述307.2锁定检测电路的整体描述328结论33致谢84参考文献84附录:锁定检测电路的Verilog硬件语言描述84电信企业大数据分析、应用及发展策略研究摘要在集成电路设计中,需要使芯片上内部时钟和外部时钟同步,希望在外部时钟输入的高频率下使用芯片的内部时钟。基于以上两点,锁相环常常用于产生芯片上的内时钟。但是随着处理器频率的提高,传统的数字锁相环

4、已经不能满足要求。在本文中,我们将展现一个新的锁相环锁定检测方法。锁定检测的功能是检测锁相环是否达到锁定。2.5GHzPLL锁定检测电路分析实现,就是要完成锁定检测电路的正向总体设计方案,锁定检测电路的反向提取,再在反向提取电路的基础上在SMIC0.18um工艺下进行重新设计,并完成HSPICE下的晶体管级仿真。2.5GHzPLL锁定检测电路分析实现的难点与重点是反向电路的提取和SMIC0.18工艺下的重新设计。本文所讨论的锁相环能够锁定更高频率的时钟。该锁定检测电路采用比较成熟的SMIC0.18um工艺。锁相环的压控震荡器的输

5、出频率可以高达2.5GHZ。另外,该锁相环能够锁定高达到2.5GHZ的输出频率。我们采用模拟电路来代替以往的数字的锁定检测电路。在SMIC0.18um工艺下,采用本文所讨论的锁定检测电路而设计的锁相环相对其他的锁相环而言,具有更大的优越性。关键词:锁相环锁定检测SMIC0.18um工艺集成电路33电信企业大数据分析、应用及发展策略研究AbstractInintegratedcircuitdesign,weneedtomaketheinternalclockandtheexteriorclockofthechipsynchrono

6、us,wealsohopetousetheinternalclockofthechipunderthehighfrequencyclockoftheexterior.Accordingtotheabove,Phase-lockedloops(PLLs)areusuallyusedtocreateinsideclockofthechip.Butalongwiththeexaltationoftheprocessorfrequency,thetraditionaldigitalPLLhasalreadycan'tsatisfythe

7、request.Inthispaper,anewmethodofPLLlockdetectorwillbepresented.ThefunctionofthePLLlockdetectoristotestPLLwhetherattaintotargetornot.Theanalysisandrealizationofthe2.5GHzPLLlockdetectoristocompletetotaldesignproject,tocompletetheanti-todistillofcircuit,baseontheanti-to

8、distillofthecircuitandcarryonre-designingintheprocessofSMIC0.18um,andcompletetheHSPICEsimulationofthetransistorclass.Thedifficultya

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。