基于sopc数字幅频均衡功率放大器设计与研究

基于sopc数字幅频均衡功率放大器设计与研究

ID:9533385

大小:905.00 KB

页数:35页

时间:2018-05-03

基于sopc数字幅频均衡功率放大器设计与研究_第1页
基于sopc数字幅频均衡功率放大器设计与研究_第2页
基于sopc数字幅频均衡功率放大器设计与研究_第3页
基于sopc数字幅频均衡功率放大器设计与研究_第4页
基于sopc数字幅频均衡功率放大器设计与研究_第5页
资源描述:

《基于sopc数字幅频均衡功率放大器设计与研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于SOPC数字幅频均衡放大器设计与研究29摘要随着EDA、CPLD、SOPC等技术的推诚出新,新技术的应用迅速发展到国民生产的各个领域,加快了社会信息化程度的提高和社会生产力的发展。基于FPGA和FIR滤波器的可编程片上系统(SOPC)以其设计灵活性、可裁剪性、软硬件可编程性等优势,受到广大开发者的青睐。所以对基于SOPC技术的FIR滤波器的研究就有着重要的意义。本文主要论述了前置放大、带阻网络、数字幅频均衡和低频功率放大电路各个部分的实现,并对SOPC技术在FIR中的实现方式进行了阐述。其主要内容如下:1、对数字幅频均衡器及其FIR滤波器的理论进行了阐述,并对SOPC技术在FIR中的实现

2、方式进行了阐述;2、基于SOPC的系统硬件设计,包括以高精确度运放INA128和音频放大器NE5532为前置电路设计与测试、阻带网络的设计与测试,AD/DA转化的设计与分析,功率放大器的设计与测试;3、应用DSPBuilder技术对FIR进行了硬件设计,并给出了总体实现框图及该滤波器设计理论。最后将DSP硬件模块通过SOPC接口编辑成NIOS嵌入式系统处理器的用户指令,组成硬件加速器接口模块;4、讨论了NIOS2软核机制,NIOS2IDE中ADDA的应用程序的开发.本课题实现了数字均衡功率放大的目的,达到了输入信号与输出信号之间的误差在20Hz~20kHz的范围内为±1.5dB。关键字:均

3、衡器,SOPC,FIR滤波器,功率放大29ABSTRACTWiththedevelopmentoftheEDA、CPLD、SOPCandsoon.Thenewtechnologiesarepenetratingintomanyfieldspromptly.Andtheyimprovetheinformationizationlevelforthewholesociety.anddrivethedevelopmentofsocialproductivity.ThesystemonprogrammablechipbasedonFPGAandFIRfilterisnoticedbymanydesi

4、gnerbecauseofitsadvantageandcharacteristicsuchasflexible、cuttableandsoftwareandhardwareprogrammable,whichfavoredbythemajorityofdevelopers.thereforetheresearchonsystemonprogrammablechipbasedonFIRfilterhasimportantsignificance.Thisarticlemainlydiscussedthepreamplifier,band-stopnetworks,digitalamplitu

5、de-frequencyandlowfrequencypoweramplifiercircuitbalancethevariouspartsoftheimplementation,anddescribedSOPCtechnologyintherealizationofFIRinthemanner.Themaincontentsareasfollows:1、Describedthedigitalamplitude-frequencyequalizerandFIRfiltertheoryandSOPCtechnologyintherealizationofFIRintheway;2、Thesys

6、temhardwarecircuitdesignbasedonSOPC,includinghigh-precisionop-ampNE5532fortheINA128andaudioamplifiercircuitdesignandpre-testing,stop-bandnetworkdesignandtesting,AD/DAconversionofthedesignandanalysis,poweramplifierdesignandtest;3、DSPBuildertechnologyapplicationsforthehardwaredesignFIRandgivesthebloc

7、kdiagramandtheoverallrealizationoffilterdesigntheory.Finally,DSPBuildermodeliscompiledintocustominstructionofNiosprocessorviaSOPCinterface,andmadeuphardwareacceleratorinterfacemodel;4、ThemechanismofNios2sof

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。