组合逻辑电路的vhdl设计

组合逻辑电路的vhdl设计

ID:8484795

大小:125.50 KB

页数:5页

时间:2018-03-29

组合逻辑电路的vhdl设计_第1页
组合逻辑电路的vhdl设计_第2页
组合逻辑电路的vhdl设计_第3页
组合逻辑电路的vhdl设计_第4页
组合逻辑电路的vhdl设计_第5页
资源描述:

《组合逻辑电路的vhdl设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、组合逻辑电路的VHDL设计实验报告学院及班级:信工院电子信息工程一班学号:姓名:王尧完成时间:2012年10月11日(1)实验目的:熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。(2)实验内容1:用VHDL语言设计2选1多路选择器。提示:参考例3-1。要求:首先利用QuartusⅡ完成2选1多路选择器的文本编辑输入和编译、仿真测试等步骤,给出时序仿真波形。选择目标器件EP1C3,建议选实验电路模式5,如附图1所示。用键1(PIO0,引脚号为1)控制s;a

2、和b分别接clock0(引脚号为93)和clock2(引脚号为17);输出信号y接扬声器speaker(引脚号为129)。通过短路帽选择clock0接256Hz信号,clock2接8Hz信号。引脚锁定后进行编译、下载和硬件测试实验,通过键1控制s,可使扬声器输出不同音调。(3)实验内容2:将此二选一多路选择器看成是一个元件mux21a,利用元件例化语句描述图2所示电路,并将此文件放在同一目录中。图2双2选1多路选择器要求:首先利用QuartusⅡ完成2选1多路选择器的文本编辑输入和编译、仿真测试等步骤,给出时序仿

3、真波形。然后进行引脚锁定以及硬件下载测试。选择目标器件EP1C3,建议选实验电路模式5(附图1),用键1(PIO0,引脚号为1)控制s0;用键2(PIO1,引脚号为2)控制s1;a3、a2和a1分别接clock5(引脚号为16)、clock0(引脚号为93)和clock2(引脚号为17);输出信号outy仍接扬声器spker(引脚号为129)。通过短路帽选择clock0接256Hz信号,clock5接1024Hz,clock2接8Hz信号。通过选择键1、键2,控制s0、s1,可使扬声器输出不同音调。(4)程序设计

4、程序示例1:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;entitymux21aisport(a,b,s:instd_logic;y:outstd_logic);endentitymux21a;architectureoneofmux21aisbeginPROCESS(s,a,b)BEGINCASESISWHEN'0'=>y<=a;WHEN'1'=>y<=b;WHENOTHERS=>NULL;ENDCASE;ENDPROCESS;endarchitectureone;程序示例2:

5、libraryieee;useieee.std_logic_1164.all;entitymuxkisport(a1,a2,a3,s0,s1:instd_logic;outy:outstd_logic);endentitymuxk;architectureoneofmuxkissignaltmp:std_logic;componentmux21aport(a,b,s:instd_logic;y:outstd_logic);endcomponent;beginu1:mux21aportmap(a=>a2,b=>a3

6、,s=>s0,y=>tmp);u2:mux21aportmap(a=>a1,b=>tmp,s=>s1,y=>outy);endarchitectureone;(5)实验过程打开软件,点击新建建立一个VHDLFILE,将编写好的程序拷进去点击保存根据提示新建一个以实体名为名的工程并选择芯片,程序名也与实体名一致。编译前设置完成后点击STARTCOMPILATION对程序进行编译检错,然后点击新建建立一个VECTORWAVEFORMFILE,在EDIT下拉菜单里点ENDTIME设定仿真结束时间,在VIEWUTILI

7、TYWINDOWS下拉菜单里点击NODEFINDER弹出窗口里点击LIST列出所有端口。分别将端口移到WAVEFORM1.vwf窗口左边name下,然后分别编辑各输入端口的输入信号。然后以实体名保存,点击startsimulation进行仿真检错。然后进行引脚锁定和下载:选择ASSIGNMENTSASSIGNMENTEDITOR命令,在CATEGORY列表中选择locations;双击To栏的《new》选择电路设计图中的端口,双击location栏的《new》选择外设引脚;储存引脚锁定信息并再编译一次。选择To

8、osProgrammer命令,在Mode下拉列表中选择编程模式,并选中下载文件右侧的第一个小方框,单击左上角的HardwareSetup设置编程器。向FPGA下载SOF文件前要选择打钩“PROGRAM/CONFIGURE”选项。然后单击下载标符START按钮进行下载。下载完成后按要求进行硬件测试。(6)仿真波形图(7)实验分析与总结1、实验一要注意好内部逻辑与时序,注意

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。