加法器课程设计---数字加法显示电路

加法器课程设计---数字加法显示电路

ID:8344052

大小:506.00 KB

页数:10页

时间:2018-03-20

加法器课程设计---数字加法显示电路_第1页
加法器课程设计---数字加法显示电路_第2页
加法器课程设计---数字加法显示电路_第3页
加法器课程设计---数字加法显示电路_第4页
加法器课程设计---数字加法显示电路_第5页
资源描述:

《加法器课程设计---数字加法显示电路》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、设计题目:数字加法显示电路目录一、设计目的…………………………2二、设计要求…………………………2三、方案论证与比较…………………3四、设计原理…………………………4五、硬件制作与调试…………………5六、设计小结…………………………7七、参考书目…………………………89一、设计目的根据这次设计数字加法显示电路,为了让自己各方面能力所有提高,打算完成以下几点:1、掌握组合逻辑电路的基本设计过程与方法。2、了解加法器、比较器、编码器和显示译码器的逻辑电路基本功能以及应用。3、熟练操作Multisim仿真软件的使用。4、熟悉所设计电路仿真,并掌握好电路板的初级

2、焊接技术。5、掌握数字电路等的排版、安装和调试技术。二、设计要求通过所学知识和掌握的基本技术设计完成一个可进行两个个位十进制数字加法显示电路。1、设计一个电路可进行两个的个位十进制数的相加和,如果值小于10则正常显示;反之不显示。2、完成所设计电路的仿真,并根据所设计电路使用PCB板或者万能板安装制作。3、完成数字加法器电路的排版、安装和调试。4、完成设计报告,上交电路并进行电路答辩。9三、方案论证与比较方案一:U1ABCDEFGCKHGNDU24511BD_5VDA7DB1DC2DD6OA13OD10OE9OF15OC11OB12OG14~EL5~BI

3、4~LT3R1200?R2200?R3200?R4200?R5200?R6200?R7200?GNDGND1234567VCC4.5VU5A74S04DU12B74S04DU6B74S04DU7C74S04DU15D74S04DU16D74S04DU19A74S04DU8D74S04D1820223435363738891011GNDU1374LS147NA9B7C6D143134152212111857463910U1474LS147NA9B7C6D143134152212111857463910VDD4.5VKey=9J2Key=8J3Key=7J4

4、Key=6J5Key=5J6Key=4J7Key=3J8Key=2J9Key=1J10Key=9J11Key=8J12Key=7J13Key=6J14Key=5J15Key=4J16Key=3J17Key=2J18Key=15655545352515049484746454443424140391923252627282930U10D74S04DGND33VCC24U474LS283NSUM_410SUM_313SUM_14SUM_21C49B411A412B315A314B22A23B16A15C0712131415161721GNDVDD方案二:9论

5、证:方案一:在电路中通过拨动两组开关输入两数后,经过加法器输出两个数之和传输给显示编码器,再通过74LS83加法器的进位端连接一个非门改变电平去控制显示译码器的输出。方案二:在电路中通过拨动两组开关输入两数后,经过加法器输出两个数之和,再传输给74LS47N比较器进行和10比较。这里根据输出的大小,判断显示译码器是否输出。例:当它们相加和小于10时,加法器的进位端出0,比较器的OALTB会输出1,把这两个结果利用异或逻辑关系去控制显示译码器的输出。9通过上面方案一和方案二的比较,可知方案一不用比较器便可控制0~9的输出,明显简化了电路的复杂性和成本,从而

6、也便于硬件的制作,故选择方案一。四、设计原理此设计的数字加法显示电路主要以编码器为输入信号,由十八个拨动开关通过高低电平组成两种分别为0~9十种不同输入,第一个数从输入端其中一组开关拨向低电平再输入第二个数从另外一组开关拨向低电平表示输出这两个十进制之和(一组开关不拨动时表示输入为0)。根据74LS147优先编码器把两个输入有效电平编成两组二进制反码,再传递给非门74HC04把反码转换成高电平有效8421BCD码。用74LS283加法器把这两组二进制代码相加,结果小于10时,那么进位端出低电平,再通过非门74HC04给4511显示译码器的灭灯输入端为高电

7、平,则正常显示两个十进制数之和,例:当把其中一组开关3拨向低电平,另外一组开关1拨向低电平,结果数码管显示4。若两个十进制之和在大于等于10和小于等于15之间时,由于显示译码器不输出,所以数码管不显示。例:当把其中一组开关3拨向低电平,另外一组开关8拨向低电平,结果数码管不显示。若两个十进制之和大于等于16时,74LS283加法器的进位端出高电平,4511显示译码器的灭灯输入端为低电平,则数码管不显示。例:当把其中一组开关8拨向低电平,另外一组开关9拨向低电平,结果数码管不显示。五、硬件制作与调试91、电路板电路板(正面)电路板(反面)2、设计材料元件名

8、型号数量数码管共阴1个电阻200Ω18个显示译码器4511_BD1个9非门74H

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。