基于fpga的iir滤波器设计

基于fpga的iir滤波器设计

ID:8317571

大小:881.50 KB

页数:28页

时间:2018-03-19

基于fpga的iir滤波器设计_第1页
基于fpga的iir滤波器设计_第2页
基于fpga的iir滤波器设计_第3页
基于fpga的iir滤波器设计_第4页
基于fpga的iir滤波器设计_第5页
资源描述:

《基于fpga的iir滤波器设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、邯郸学院本科毕业论文题目基于FPGA的IIR滤波器设计作者指导教师副教授年级2007级专业电子信息工程二级学院信息工程学院邯郸学院信息工程学院2011年5月郑重声明本人的毕业论文(设计)是在指导教师郭红俊的指导下独立撰写完成的。毕业论文(设计)没有剽窃、抄袭、造假等违反学术道德、学术规范和侵权的行为,本人愿意承担由此产生的各种后果,直至法律责任,并愿意通过网络接受公众的监督。特此郑重声明。毕业论文(设计)作者(签名):年月日摘要在现代电子系统中,可编程逻辑器件和EDA技术得到了飞速发展。基于FPGA的信号处理器在科学和工程技术等许多领域中得到了广泛的应用,其中现代数字信号处理系

2、统的重要组成部分是数字滤波器。无限长单位冲激响应(IIR)数字滤波器是非常重要的一类滤波器,与有限长单位冲激响应(FIR)数字滤波器相比,IIR能够以较低的阶次获得较高的频率选择特性从而得到了广泛的应用。本论文采用一种基于现场可编程门阵列(FPGA)的IIR数字滤波器的设计方案。首先从速度和资源方面研究DSP算法中的加法器、乘法器、乘累加器,并讨论了基于IIR数字滤波器的相关理论知识。研究了IIR数字滤波器的常用设计方法,并分析了各种IIR数字滤波器的实现结构等基本理论,由分析结果确定了所要设计的IIR数字滤波器的实现结构。然后基于FPGA的结构特点,研究了IIR数字滤波器的F

3、PGA设计与实现,并通过QuartusⅡ设计平台,采用自顶向下的模块化设计思想,将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加四个功能模块。分别对各模块进行VHDL语言描述,并进行了仿真和综合。仿真结果表明,本设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值。关键词数字滤波器无限长单位冲激响应现场可编程门阵列VHDL硬件描述语言IIBasedontheFPGAIIRfilterdevelopmentMaXiaohongDirectedbyProf.GuoHongjunAbstractInthemoderneletricalsyatem,PLDdev

4、iceandEDAtechnologyaredeveloped,thesignalprocessorbasedonFPGAshavebeenappliedtolotsoffield,suchasinscienceandprojecttechnique.oneoftheimportantcontentsofdigitalsignalprocessisdigitalfilter,Infiiniteimpulseresponseunits(IIR)digitalfilterisaveryimportanttypeoffilters.Withitsgoodcharacteristico

5、ffrequencyselectioninlowerorderincomparisonwithfiniteimpulseresponse(FIR),IIRdigitalfilteriswidelyappliedinmodernsignalprocessingsystems.ThissubjectisaIIRdigitalfilterdesignbasedontheusingoffieldprogrammablegatearray(FPGA).Firstly,basedontheanalysisofIIRbasicrealizationarchitecturesandtherel

6、atedtheoreticanalysis,thedesignmethodsofIIRsigitalfilterhasbeendiscussedandthestructuresofavarietyofIIRdigitalfilterwhichcanberealizedhasbeenanalysised.Fortheresultsofthetheoreticalanalysis,thefinalarchitectureandrealizationofIIRdigitalhasbeendecided,BasedonthestructuralcharacteristicsofFPGA

7、,theFPGAdesignandrealizationofIIRdigitalfilterhasbeenresearched.ByusedthedesignplantofQuartusⅡ,weadoptblockingmethodnamed“Top-down”anddividetheentireIIRdigitalfilterintofourblocks,whichareClockcontrol,Timedelay,Multiply-additionandProgression.After

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。