千兆位背板总线测试方法

千兆位背板总线测试方法

ID:6000756

大小:845.75 KB

页数:4页

时间:2017-12-30

千兆位背板总线测试方法_第1页
千兆位背板总线测试方法_第2页
千兆位背板总线测试方法_第3页
千兆位背板总线测试方法_第4页
资源描述:

《千兆位背板总线测试方法》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、自动化与仪器仪表千兆位背板总线测试方法合肥中国科学技术大学快电子学实验室5!+""!K)严挺方志来安琪王砚方摘要:简要介绍了千兆位背板总线的一些关键问题L详细讨论了几种行之有效的千兆位背板总线测试方法,包括波形观测、误码率测试、眼图和时域反射计等L给出了一个实际的千兆位背板总线系统的测试结果。关键词:千兆位背板总线误码率眼图时域反射计背板是互连技术在印刷电路板上的实现,一般是其中,在设计中必须对三个方面予以特别的重无源的。背板上有用来插卡的槽,槽与槽之间有各种形视:收发器、接插件和背板234设计,它们在整个千式的总线。在背板的插槽中插入各种卡,即构成

2、计算机兆位背板总线系统中,有着举足轻重的地位。而对千和各种处理机,所以说背板是嵌入式系统的硬件平台。兆位系统的测试,则与这三个方面密切相关。千兆位由于传统的共享总线在某一特定时刻只允许同时被一背板总线系统示意图如图#所示。对端口使用,因而各端口分配到的平均带宽较少,所以插卡#插卡!应用受到了很大的限制。随着对总线带宽要求的不断提高,人们将注意力更多地转向空分总线。空分总线允收发器#收发器!许多端口同时通信,端口越多总计带宽越高,具有很好的可扩展性,而可扩展性正是通信系统所必需的。由于接插件#接插件!通信系统中普遍采用串行传输方式,所以通信系统中背板采

3、用的空分总线也多采用串行方式。点到点的串行传输方式可以获得很高的传输率,且越来越多地被用于图#千兆位背板总线系统示意图处理器、存储器和$%&设备间的互连之中。高速(指千收发器:收发器5678)*9:;<:7=是系统中的核心器兆位以上)的背板总线已经成为高速互连技术中的一件。差分信号>?2-3>是一种比较通用、性能较好的信个重要方面’#(。不仅通信领域,计算、控制等领域对背号形式。一般希望收发器能提供多通道双工数据传输,板技术也提出了越来越高的要求。以能够达到较高的总计带宽。通常采用相对低速的参千兆位背板总线的高速电路系统对系统的测试考时钟,在片内进行

4、频率合成。传统上使用/4%#"4的提出了挑战。由千兆位系统的特征时间#)*和真空编码方式,要求收发器能够在很短时间内实现位同步、光速+,""-./0%*的乘积,得到的波长的量级约为字同步和或通道同步。还要考虑时钟的驱动和分配问",+0,这与一般背板的长度在同一量级;如果考虑到题、时钟的偏差5*@:A=和抖动5B;66:7=特性。对芯片电路信号的上升沿约为",!)*,则估计出的波长在","10的一些细节问题,如阻抗匹配、交流耦合、功耗、与上量级上,这和一般的234板走线在同一量级。这样,游%下游电路的接口等也应该加以充分与仔细的考虑。数字信号的传输线效

5、应和模拟效应就不可忽略了。接插件:接插件是背板与插卡的连接部分。由于传输线效应和模拟效应的影响,使得高速数字电路通孔5<;8=和短线5*6CD=引入阻抗不连续性,并产生串设计对阻抗特性、时间参数和信号质量提出了严苛扰、共模噪声、衰减和额外的抖动,因此影响信号完整的要求,这样,对它们的测量,就成为一个重要的课性和误码率。所以接插件的评估和选择对于确保高速题’!(。背板系统的性能至关重要。可以通过时域反射计测量!千兆位背板总线系统简介接插件各点的特性阻抗,来选取各点特性阻抗变化较随着串行数据传输率的不断提高,数字信号和模小且平滑的接插件。通常采用在信号引

6、脚周围排步地拟信号间的界线模糊了。为了提供传输所必须达到的引脚的“伪同轴结构”来减少串扰、共模噪声。还应低误码率,必须保证良好的信号完整性;而为了达到考虑接插件的机械性能。信号完整性的要求,必须仔细考虑元件的选择、电路背板234:背板是一种装有插座、通常安装在机板的设计。因此,应该对传输线效应、电磁兼容性、噪箱背面的完成插卡间信号传输的电路板。由EFGC;*6声、串扰和时钟分布等诸多问题有清晰的认识并将这公式可知,#,!HIDJ*数据速率的总线至少应有些知识运用到实际设计中去’+(。《电子技术应用》!"""年第#!期四通工控"#$软起动器经销商(%!

7、%)&’&’&!((&’&’&!()!K自动化与仪器仪表-!.+/0的带宽。在如此高的带宽要求下,千兆位背板信号质量,通过观测可对收发器的性能与接插件、总$1&设计与低速背板设计有着显著的区别。为减小地线的传输性能有一个大致的了解。反弹和共模干扰并满足电磁兼容性要求,背板应采用!"!误码率测试差分信号,差分信号耦合方式有边沿耦合234536789误码率即出现错误比特的概率,是数字信号传输:;34<和宽面耦合2=>7?4678:;34<两种。系统应该测试的一个基本性能。位误码率2&NQS>>7>依据以上原则,我们成功地设计了一个千兆位背%?QN7<定义

8、为:板总线传输系统,总计带宽达到#@!.ABCD.A=:E,考接收的错误比特数位误码率&S%D传输的总计比特

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。