欢迎来到天天文库
浏览记录
ID:59492419
大小:1.12 MB
页数:44页
时间:2020-09-13
《第3讲电路设计风格ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、电路设计风格一、MOS管分类及特性二、静态互补逻辑三、传输管逻辑四、差分级联逻辑五、CPL逻辑六、动态逻辑Combinationallogiccircuitdesign(组合逻辑电路设计)1一、MOS管分类及特性CMOS型:互补型场效应管结型场效应管JFET绝缘栅效应管IGFET(MOS)增强型耗尽型PMOSNMOSPMOSNMOS2MOS管的开关特性G:栅极D:漏极S:源极B:衬底NMOS:输入“1”导通PMOS:输入“0”导通NMOSPMOS3二、StaticcomplementaryCMOS静态CMOS互补逻辑反相器与
2、非门PulldownLogicBlock下拉逻辑块PullupLogicBlock上拉逻辑块4反相器图(a)图(a)NMOS:输入“1”导通PMOS:输入“0”导通51、上拉网络:PMOS(PMOS衬底:总是接VDD)下拉网络:NMOS(NMOS衬底:总是接GND)2、逻辑功能:1)NMOS:串联---与并联---或2)PMOS:串联---或并联---与3)最后输出:取“非”CMOS互补逻辑设计规则6与非门或非门复杂门1、上拉网络:PMOS(PMOS衬底:总是接VDD)下拉网络:NMOS(NMOS衬底:总是接GND)2、逻辑
3、功能:1)NMOS:串联---与并联---或2)PMOS:串联---或并联---与3)最后输出:取“非”7与或非门AOI8或与非门OAI9异或/同或逻辑10异或电路的实现11用与或非门实现“异或”“同或”功能12三、Switchlogic开关逻辑(传输管逻辑transmissionlogic,passlogic)Typesofswitches互补传输管逻辑(transmissionlogic)NMOS传输管逻辑(passlogic)传输门NMOS传输管利用传输门的逻辑特点,可以简化CMOS逻辑电路。传输门体现了MOS管的双
4、导通特性,为逻辑电路的设计增加了灵活性。以NMOS传输门为例说明传输门的逻辑特点。分析CMOS传输门也只分析其中NMOS管功能即可。13VDD00VDDVDDVDD-VtA=1时Y=BAB?Y但高电平有阈值损失00/VDD高阻2)A=0时Y=高阻传输管逻辑的特性143)n-typeswitch高电平有阈值损失必须用电平恢复电路VDD0VDD-VtVDDVDDVDD-Vtout+15级联时应注意VDDVDD-VtVDDVDD-2VtVDDVDDVDD-VtVDD不好可以16用传输管逻辑设计电路设计时要消除输出的不确定状态1)设
5、计原理172)传输管实现的与门需要6个晶体管(产生非,还要一个反向器4个晶体管(产生B非,要一个反向器18问题:传输管逻辑能产生非逻辑吗?不能。传输管逻辑是一种非完备的逻辑。(可以实现与、或、非的逻辑是完备的)解决方案:使用其他逻辑。(需要非逻辑的部分使用反向器)19异或门A’Y=A’B+AB’20多路选择器(MUX--Multiplexer)多路选择器或多路转换开关(MUX)是MOS开关的一个典型应用,图(a)给出了一个简单的NMOS四到一转换开关的电路和它所对应的转换关系。ABF00P401P310P211P121传输门
6、逻辑(a)NMOS型 (b)全传输门型22(C)CMOS型CMOS结构的多路转换开关克服了NMOS结构所存在的传输高电平阈值电压损耗和串联电阻大的问题,但晶体管数目增加了一倍。23四、差分级联电压开关逻辑差分级联电压开关逻辑,DCVSL=differentialcascodevoltageswitchlogic24DCVSL=differentialcascodevoltageswitchlogic(差分级联电压开关逻辑)属于Staticlogic.延时小(Useslatchtocomputeoutputquickly)
7、.双轨逻辑(Requirestrue/complementinputs,producestrue/complementoutputs).251、DCVSstructure下拉网络采用NMOS器件,并且两者是互斥的:左边导通时右边关断;右边导通时左边关断.262、buffer/inverter3、与/与非门下拉网络采用NMOS器件,并且两者是互斥的:左边导通时右边关断;右边导通时左边关断.274、异或/同或门两个下拉网络之间共用了晶体管,从而实现了面积开销的减少。285、AO/AOI296基于DCVSL的与或/与或非门307、
8、特点1)属于静态逻辑.2)属于双轨逻辑out和outb有相同的延时3)延时小.因为有正反馈加速4)面积小因为NMOS多5)功耗大因为正反馈时存在短路AAOutOut31五、互补传输(CPL)逻辑高性能设计中常使用CPL逻辑。基本思想(类似DCVSL)是接收真输入及其互补输入并产生真输出及其
此文档下载收益归作者所有