实验一组合逻辑电路设计(含门电路功能测试).pdf

实验一组合逻辑电路设计(含门电路功能测试).pdf

ID:59052389

大小:440.18 KB

页数:4页

时间:2020-09-14

实验一组合逻辑电路设计(含门电路功能测试).pdf_第1页
实验一组合逻辑电路设计(含门电路功能测试).pdf_第2页
实验一组合逻辑电路设计(含门电路功能测试).pdf_第3页
实验一组合逻辑电路设计(含门电路功能测试).pdf_第4页
资源描述:

《实验一组合逻辑电路设计(含门电路功能测试).pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.实验一组合逻辑电路设计(含门电路功能测试)一、实验目的1.掌握常用门电路的逻辑功能2.掌握小规模集成电路设计组合逻辑电路的方法3.掌握组合逻辑电路的功能测试方法二、实验设备与器材数字电路试验箱双踪示波器稳压电源数字多用表74LS20二4输入与非门74LS00四2输入与非门74LS10三3输入与非门三、实验原理TTL集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行。测试门电路逻辑功能有静态测试和动态测试两种方法。静态测试时,门电路输入端加固定的高(H)、低电平,用示波器

2、、万用表、或发光二极管(LED)测出门电路的输出响应。动态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。'..下面以74LS00为例,简述集成逻辑门功能测试的方法。74LS00为四输入2与非门,电路图如3-1所示。74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有14条外引线。使用时必须保证在第14脚上加+5V电压,第7脚与底线接好。整个测试过程包括静态、动态和主要参数测试三部分。表3-174LS00与非门真值表ABC0010111011101.门电路的静态逻

3、辑功能测试静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表3-1)描述功能。测试电路如图3-2所示。试验中A、B输入高、低电平,由数字电路实验箱中逻辑电平产生电路产生,输入F可直接插至逻辑电平只是电路的某一路进行显示。'..仿真示意2.门电路的动态逻辑功能测试动态测试用于数字系统运行中逻辑功能的检查,测试时,电路输入串行数字信号,用示波器比较输入与输

4、出信号波形,以此来确定电路的功能。实验时,与非门输入端A加一频率为1kHz的脉冲信号Vi,如图3-3所示,另一端加上开关信号,观测F输出波形是否符合功能要求。测试图如3-4所示。动态测试-1态'..动态测试-0态'.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。