唐介第12章 组合逻辑电路ppt课件.ppt

唐介第12章 组合逻辑电路ppt课件.ppt

ID:58814187

大小:736.00 KB

页数:57页

时间:2020-10-01

唐介第12章 组合逻辑电路ppt课件.ppt_第1页
唐介第12章 组合逻辑电路ppt课件.ppt_第2页
唐介第12章 组合逻辑电路ppt课件.ppt_第3页
唐介第12章 组合逻辑电路ppt课件.ppt_第4页
唐介第12章 组合逻辑电路ppt课件.ppt_第5页
资源描述:

《唐介第12章 组合逻辑电路ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、7.1分立元件门电路简介7.2TTL集成门电路7.3MOS门电路7.4组合逻辑电路的分析7.6常用数字集成组合逻辑电路7.5组合逻辑电路的设计第7章门电路和组合逻辑电路第7章目录7.1.1分立元件门电路简介1.二极管与门电路+12vABCDADBDC设uA=0,则DA导通uY=0.3VY=0uY=0.3VYDB、DC截止门电路是实现一定逻辑关系的电路,是组成数字电路的基本单元,本章重点介绍集成门电路的逻辑功能及外部特性。7.1分立元件门电路简介R第7章7.1设二极管管压降为0.3伏+12vABCDADBDC设uA=uB=uC=0DA、DB、DC都导通Y=0u

2、Y=0.3VYuY=0.3VR第7章7.1设uA=uB=uC=3VuY=3.3V,Y=1+12vABCDADBDCuY=3.3VYDA、DB、DC都导通R第7章7.1+12vABCDADBDCY由以上分析可知:只有当A、B、C全为高电平时,输出端才为高电平。正好符合与门的逻辑关系。Y=ABCABCY&R第7章7.1设uA=3V,uB=uC=0V则DA导通uY=3–0.3=2.7VDB、DC截止,Y=1DA–12vYABCDBDCuY=2.7V2.二极管或门电路R第7章7.1DA–12vYABCDBDC设uA=uB=uC=3VDA、DB、DC都导通uY=2.7

3、VuY=2.7V,Y=1R第7章7.1DA–12vYABCDBDC设uA=uB=uC=0VDA、DB、DC都导通uY=–0.3VuY=–0.3V,Y=0R第7章7.1DA–12vYABCDBDCY=A+B+C由以上分析可知:只有当A、B、C全为低电平时,输出端才为低电平。正好符合或门的逻辑关系。R第7章7.1YABC>13.非门电路设uA=3V,T饱和导通•+12V+3VDRcT–12VRBRkAYuY=0.3VuY=0.3V,Y=0,D截止第7章7.1设uA=0V,T截止,D导通A1YY=A•+12V+3VDRcT–12VRBRkAYuY=3.3V•uY=

4、3.3V,Y=1由以上分析可知:当A为低电平时,输出端为高电平。当A为高电平时,输出端为低电平。正好符合非门的逻辑关系。第7章7.11.与门和非门构成与非门Y=ABCY=A+B+CABC1Y&ABCY&7.1.2复合门电路2.或门和非门构成或非门第7章7.1ABC1Y>1ABCY>14.异或门Y=AB+AB5.同或门AC=YY=AB+ABABY=13.与或非门Y=AB+CD第7章7.1ABCDY&&>1+5VABCT1R1R2T2T3T4T5R3R5R4YT1等效电路+5vABCR1C1B17.2.1TTL与非门的基本原理7.2TTL集成门电路第7章7.2+

5、5VABCT1R1R2T2T3T4T5R3R5R4uo(Y)设uA=0.3V则VB1=0.3+0.7=1VRLuo=5–ube3–ube4–uR2(小)=5–0.7–0.7=3.6VY=1拉电流VB1=1Vuo=3.6V•+5vABCR1C1B1T2、T5截止T3、T4导通第7章7.2+5VABCT1R1R2T2T3T4T5R3R5R4uo(Y)设uA=uB=uC=3.6V,输入端全部是高电平,VB1升高,足以使T2,T5导通,uo=0.3V,Y=0。且VB1=2.1V,T1发射结全部反偏。VC2=VCE2+VBE5=0.3+0.7=1V,使T3导通,T4截

6、止。灌电流T1R1+VccVB1=2.1VVC2=1Vuo=0.3V5vABCR1C1B1第7章7.2由以上分析可知:当输入端A、B、C均为高电平时,输出端Y为低电平。当输入端A、B、C中只要有一个为低电平,输出端就为高电平,正好符合与非门的逻辑关系。ABCY&Y=ABC第7章7.2+5VABT1R1R2T2T3T4T5R3R5R4YDENVB1=1VEN=0时,VB1=1V,T2、T5截止;二极管D导通,使VB3=1VT3、T4截止,输出端开路(高阻状态)EN=1时,二极管D截止,Y=AB,同TTL与非门。VB3=1V7.2.2三态输出门电路第7章7.2A

7、BY&EN三态门逻辑符号EN为控制端且高电平有效,即EN=1时,同TTL与非门,Y=AB;EN=0时,输出端为高阻状态。ABY&ENEN为控制端且低电平有效,即EN=0时,同TTL与非门,Y=AB;EN=1时,输出端为高阻状态。AB&ENAB&ENAB&ENAB&EN用三态门接成总线结构第7章7.27.2.3TTL与非门组件TTL与非门组件就是将若干个与非门电路,经过集成电路工艺制作在同一芯片上。&+VC1413121110981234567地74LS00&&&74LS00组件含有两个输入端的与非门四个。第7章7.21.NMOS反相器(1)增强型NMOS反相

8、器7.3.1NMOS门电路AYT2+VDDT1MOS

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。