EDA实验报告时序电路.docx

EDA实验报告时序电路.docx

ID:57436061

大小:890.51 KB

页数:14页

时间:2020-08-15

EDA实验报告时序电路.docx_第1页
EDA实验报告时序电路.docx_第2页
EDA实验报告时序电路.docx_第3页
EDA实验报告时序电路.docx_第4页
EDA实验报告时序电路.docx_第5页
资源描述:

《EDA实验报告时序电路.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、专用集成电路设计实验报告实验78时序逻辑的特性姓名:戴士珺学号:班级:电科1301指导老师:赵岩1、实验目的理解CMOS静态传输门寄存器的结构和时序特性。了解SPICE仿真模型、门级(RTL级)仿真模型、电路综合模型之间的区别。2、实验内容静态CMOS传输门主从正沿触发寄存器的结构如下图所示。a)描述其工作原理。b)设使用0.25um工艺,NMOS管的尺寸为L=0.250um,W=0.375um;PMOS管的尺寸为L=0.250um,W=1.125um。仿真反相器和传输门的延时。c)计算寄存器的建立时间、保持时间、传播延时。d)根据(c)

2、中计算出的时序特性参数,调整D和CK之间的相位关系,使用SPICE分别仿真D的变化满足建立时间要求、不满足建立时间要求、满足保持时间要求、不满足保持时间要求的情况。答:a)工作原理:当时钟处于低电平时(CLK=0),T1导通T2关断,输入D被采样到节点Qm上。在此期间,T3和T4分别关断和导通。交叉耦合的反相器(I5,I6)保持从锁存器的状态。当时钟上升到高电平时,主级停止采样输入并进入维持状态。T1关断T2导通,交叉耦合的反相器I2和I3保持Qm状态。同时,T3导通T4关断,Qm被复制到输出Q上。b)反相器延时:仿真波形图如图1.1所示

3、。图1.1反相器延时仿真波形图Measure输出文件为:$DATA1SOURCE='HSPICE'VERSION='U-2003.09'.TITLE'*dai78_1object'invt1dlayinvt2dlaytemperalter#2.795e-111.937e-1125.00001.0000输入下降延时:2.795e-11s输入上升延时:1.937e-11s(这里及以下计算的都是50%——50%延时)传输门:仿真波形如图1.2所示这里设置传输门的C端(Nmos的栅极)为高电平,输入A为脉冲信号,测试B端输出的延时。图1.2传输门

4、的延时Measure输出文件为:$DATA1SOURCE='HSPICE'VERSION='U-2003.09'.TITLE'*dai78_1object'invt1dlayinvt2dlaytemperalter#1.204e-111.108e-1125.00001.0000上升沿延时:1.204e-11s下降沿延时:1.108e-11s该部分的程序为:*dai78_1object.lib'cmos25_level49.txt'TT.optionspost=2.tran1ps1ns.probe.globalpvccvccVccpvcc0

5、dc2.5VV1A0pulse(0V2.5V0ps0ps0ps200ps400ps)V3C0dc2.5V*pulse(0V2.5V0ps0ps0ps200ps400ps).subcktinvinoutm1outinGNDGNDNMOSL=0.25uW=0.375um2outinpvccpvccPMOSL=0.25uW=1.125u.ends.subckttrangABC0Cm1BC0ApvccPMOSL=0.25uW=1.125um2BCAGNDNMOSL=0.25uW=0.375u.endsx1CC0invx2AoutC0Ctrang.

6、measuretraninvt1dlaytrigV(A)val=1.25Vtd=0rise=2+targV(out)val=1.25Vtd=0rise=2.measuretraninvt2dlaytrigV(A)val=1.25Vtd=0fall=2+targV(out)val=1.25Vtd=0fall=2.endc)计算寄存器的建立时间选择反相器上升沿和下降沿延时中较大的作为传播延时Tpd_inv=27.95ps.选择传输门上升沿和下降沿延时中较大的作为传播延时Tpd_tx=12.04ps假设污染延时为0,而且CLK的反向输出延时也为

7、0.则建立时间=3*Tpd_inv+Tpd_tx=95.89ps传播延时=Tpd_inv+Tpd_tx=39.99ps维持时间为0.当时钟为高电平时,传输门T1关断。由于D输入和CLK在到达T1之前都要通过反相器,所以在时钟变为高电平之后输入上的任何变化都不会影响输出。d)设置输入D和时钟CLK都为pulse电压源。输入D延时130ps时钟CLK延时300ps相差170ps仿真的波形输出如图1.3所示。图1.3输入与时钟相差170ps时的仿真波形输出由上至下依次是D、CLK、Q、Qm,可以看出Q的值不对。可以看到Qm有上升的过程,但是在上

8、升结束前传输门T2的输入就已经下降了。而时钟在传输门T2两端的节点稳定在同一值之前就有效了,因此造成了不正确的值写入主寄存器。调整输入D与时钟的时间差输入延时120ps时钟延时300ps相差1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。