实验五 触发器设计及应用.ppt

实验五 触发器设计及应用.ppt

ID:56432765

大小:309.00 KB

页数:19页

时间:2020-06-18

实验五 触发器设计及应用.ppt_第1页
实验五 触发器设计及应用.ppt_第2页
实验五 触发器设计及应用.ppt_第3页
实验五 触发器设计及应用.ppt_第4页
实验五 触发器设计及应用.ppt_第5页
资源描述:

《实验五 触发器设计及应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验五触发器设计及应用指导教师:孔洁实验五触发器设计及应用一、实验目的1、了解触发器构成方法和工作原理2、熟悉各类触发器的功能和特征3、掌握和熟练使用各种集成的触发器二、实验仪器及器材1、数字逻辑实验台2、集成块74LS00、74LS74、74LS1123、导线若干1.触发器的工作原理三、实验原理实验五触发器设计及应用具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1,或二进制数的0和1。根据不同的输入信号可以置成1或0状态。在输入信号消失以后,能将获得的新状态保存下来。实验原理集成触发器的基本类型及

2、其逻辑功能。按触发器的逻辑功能分,有RS触发器、D触发器、JK触发器、T触发器和T’触发器。按触发脉冲的触发形式分,有高电平触发、低电平触发、上升沿触发和下降沿触发以及主从触发器的脉冲触发等。基本RS触发器是任何结构复杂的触发器必须包含的一个最基础的组成单元,它可以由两个与非门或两个或非门交叉连接构成。例如由两个与非门构成的RS触发器:&QRSQ门1&门2正常情况下,两个输出端子应保持互非状态。一对互非的输入端子字母上面横杠表示低电平有效触发器的两个稳定状态:输出端Q=1时,触发器为1态;输出端Q=0时,

3、触发器处0态。2.基本RS触发器三、实验原理3.74LS74的工作原理实验原理图4-27双D触发器74LS74(a)外引脚图(b)逻辑符号双D触发器74LS74的功能表触发方式为CP上升沿触发。低电平有效的异步置0端和异步置1端实验原理74LS74的时序图置0置D置1实验原理集成JK触发器74LS112(a)外引脚图(b)逻辑符号返回74LS112为负边沿触发的双JK触发器。SD、RD分别为异步置1端和异步置0端,均为低电平有效。4.74LS112的工作原理实验原理74LS112功能表图4-2674LS1

4、12的时序图置0置1置1置0实验原理实验原理各种不同逻辑功能的触发器的特性方程为:RS触发器:,约束条件:RS=0JK触发器:D触发器:T触发器:T'触发器:5.触发器的特性方程实验内容和步骤四、实验内容和步骤&QRSQ&1、分析与非门构成的基本R-S触发器的功能,验证表的功能1实验内容和步骤(1)任选一个JK触发器按图4-4接线,接通电源与地线。(2)测试RD、SD的复位、置位功能。(3)JK触发器逻辑功能测试,将测试结果记录于表格中。四、实验内容和步骤2、测试双JK触发器74LS112的逻辑功能。操作

5、演示JKCPQn+1功能说明Qn=0Qn=1000110010110100110110110观察功能表,电路状态发生改变的时刻在CP脉冲的下降沿电路操作总结预置电路初态的方法:若要使电路初态Qn=01)Rd=0,Sd=1,Qn=02)Rd=1,Sd=1,电路处在保持的状态若要使电路初态Qn=11)Rd=1,Sd=0,Qn=12)Rd=1,Sd=1,电路处在保持的状态实验内容和步骤(1)用74LS74的D触发器接线;(2)测试复位、置位功能;(3)D触发器逻辑功能测试,将结果记入表中3、测试双D触发器74L

6、S74的逻辑功能实验内容和步骤4、用74LS112将JK触发器转化成D、T、T’触发器备注:实验2的操作结果JKCPQn+1功能说明Qn=0Qn=10001100101101001101101100000010111101110保持置0置1取反

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。