基于双串行RAM的超长LED显示屏实时控制系统.pdf

基于双串行RAM的超长LED显示屏实时控制系统.pdf

ID:55399547

大小:569.54 KB

页数:4页

时间:2020-05-15

基于双串行RAM的超长LED显示屏实时控制系统.pdf_第1页
基于双串行RAM的超长LED显示屏实时控制系统.pdf_第2页
基于双串行RAM的超长LED显示屏实时控制系统.pdf_第3页
基于双串行RAM的超长LED显示屏实时控制系统.pdf_第4页
资源描述:

《基于双串行RAM的超长LED显示屏实时控制系统.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、2015年7月15日现代电子技术Ju1.2015第38卷第14期ModernElectronicsTechniqueVol_38NO.14基于双串行RAM的超长LED显示屏实时控制系统邬芝权,靳桅(西南交通大学峨眉校区计算机与通信工程系,四川峨眉山614202)摘要:利用ARM处理器SPI和DMA的工作特点,设计辅助电路对两组RAM进行逻辑控制,使得修改超长LED显示屏数据时不影响显示效果。控制系统设计2组串行RAM,通过控制2组串行RAM的逻辑和时序,可以实现同步刷新、异步修改和DMA方式高速输出等多种功能。在显示输出时采用SPI接口的DMA输出方式,实现了超长LED显示屏的控制

2、。同时,阐述了该控制系统的设计理念、电路原理图及编程方法,并给出实测实验结果。实验结果表明,此设计具有很高的实用价值。关键词:串行RAM;DMA;SPI;SQi;LED显示屏中图分类号:TN710—34;TP391.1文献标识码:A文章编号:1004—373X(2015)14.0048—04Super·-longLEDdisplayscreenreal-·timecontrolsystembasedondoubleserialRAMsWUZhiquan.JINWei(DepartmentofComputerandCommunicationEngineering,SouthwestJ

3、iaotongUniversity(EmeiCampus),Emeishan614202,China)Abstract:AnauxiliarycircuitaredesignedtocontroltwosetsofRAMslogicallyaccordingtotheoperationcharacteristicsofARMprocessorSPIandDMAtOmakethedatamodificationofsuper—longLEDdisplayscreendoesnotimpactthedisplayef-feet.TwosetsofserialRAMsaredesigne

4、dforcontrolsystem.Severalfunctionssuchassynchronousrefreshment,asynchronousmodificationandhighspeedoutputinDMAmodecanbeachievedthroughlogicandtime—sequencecontroloftwoserialRAMs.Thecontrolofsuper—longLEDdisplayscreenisachievedbyadoptingDMAoutputmodeofSPIinterfaceinthedisplayoutput.Inthisarticl

5、e,thedesignphilosophyofcontrolsystemisdescribed,andthecircuitschematicdiagram,programmingmethodandexperimentalresultsareprovided.Keywords:serialRAM;DMA;SPI;SQI;LEDdisplayscreen读显示数据。存储器RAM内保存的是显示数据,既要0引言写入修改数据,又要不断地读出数据至LED显示屏,这当前现实生活中,LED显示屏在城市亮化、广告、信2个操作非常频繁并且不能同时操作。解决这个矛盾息发布等方面的应用有目共睹,已然成为城

6、市中一道亮的传统做法是在行数据输出间隔时间内预留一部分时丽的风景。LED显示屏的物理尺寸形状多样,都是由各间用于修改显示数据,这样势必会影响驱动LED显示种尺寸单元板级联构成,随着技术的发展和应用需求,屏的长度。基于SPI接口的串行RAM的操作时序,可以如何实时控制超长LED显示屏成为一个越来越引起注方便地将上述两个步骤合为一个步骤,提高了显示数据目的研究课题。对超长LED显示屏的实时控制要解决的输出速度,增加了驱动LED显示屏的长度。同时,串两个问题:一是提高LED显示屏单元板上串行移位脉行RAM引脚少,电路布线少,降低了系统设计的复杂冲速度;二是在修改数据时不影响显示屏正常显示

7、。控性,简化了双RAM设计的难度。制系统的通常做法是采用ARM+FPGA十大容量并行23LC1024是Microchip(美国微芯科技公司)2012年RAM电路结构,同时将并行RAM的读信号作为LED显8月推出的串行SRAM芯片,该芯片通过4路SPI(SQI)示屏单元板上串行移位寄存器的串行移位脉冲。并行协议可实现高达80Mb/s的读/写速度,足以满足LED显RAM基本结构是“地址线+数据线+读/写信号+片选”,示屏数据移位时钟的需要。本文在研究分析该芯片特想要达到移

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。