欢迎来到天天文库
浏览记录
ID:5301456
大小:337.02 KB
页数:4页
时间:2017-12-07
《双ram技术的led显示屏控制系统设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、技术纵横双RAM技术的LED显示屏控制系统设计※张伟’,靳桅,曾泫鸿’(1.西南交通大学信息科学与技术学院,成都610031;2.西南交通大学峨眉校区计算机与通信工程系)摘要:针对显示信息在垂直循环显示时存储器的使用效率低、存储器占用量大等问题,基于双RAM思想,用静态显示数据组织方式来组织动态显示数据,达到降低存储器占用率的目的。将组织好的数据按奇偶规则存放在一块带有SPI接口的串行Flash中,并使用高速单片机VRS51L3074控制数据输出显示。关键词:LED显示屏;双RAM;数据组织;VRS51L3074;
2、SPI接口中图分类号:TP391文献标识码:AControlSystemforLEDPanelBasedonDoubleRAMTechnology※ZhangWei,JinWei,ZengXuanhong(1.SchoolofInformationScienceandTechnology,SouthwestJiaotongUniversity,Chengdu610031,China;2.DepartmentofComputerandCommunicationEngineering,EmeiBranchofSouth
3、westJiaotongUniversity)Abstract:Tosolvetheproblemofinefficientuseofmemory,dataorganizationofstaticdisplayisusedtOorganizedataofdynamicdisplaybasedonthedoubleRAMtechnology.TheorganizeddataisstoredinaserialFlashwithSPIinterfacebyparityrule,andVRS51L3074isusedtoc
4、ontrolthedataoutputtotheLEDpane1.Keywords:LEDpanel;doubleRAM;dataorganization;VRS51L3074;SPIinterface作为描述对象,且B一B一8(B为扫描线条数,B为输引言出数据宽度),如图1所示。长条的LED显示屏在生活中应用得很多,这种显示对于一个LED显示屏,宽度L和高度Lh确定后,显屏的控制电路简单,扫描线有限,显示信息量也不是很大。示屏单元板的排列方式也就确定了。单元板相邻的两条当显示信息量比较大时,若采用一般的长屏显示屏
5、,显示扫描线之间的距离为s,显示屏有B条扫描线,分别是信息过慢,即使采用超长屏的显示屏,其数据输出速率也Y0,Y】,⋯,。每S行对应一位显示数据,显示屏上很低,而且显示屏的刷新频率也不一定能满足显示需求。Dw,Lw矩形显示屏显示的信息量大,并且可以按需要扩展显示屏r—Y0的高度,不存在频率上的限制,能够弥补长条显示屏显示卜_一Ylw——信息时存在的不足。本设计使用双RAM技术来组织用L__YB——于控制矩形显示屏的控制系统数据,提高了信息垂直循环w.(B一1)S——显示时的存储器效率,大幅度降低了对数据存储器的占用
6、B率,并且对刷新频率的要求也不是很高口3。·叵1显示数据组织C需要显示的区域小于或等于实际显示区域时,采用静态显示即可。但大多时候需要显示的区域大于或等于实际显示区域,如图1所示。为了简化问题的分析,本文将广Y0D显示区域高度设置为LED显示屏高度的4倍,宽度等于卜-一YlLED显示屏宽度。设显示屏的高度为Lh,宽度为L,则L_YB显示区域高度D一4L,宽度D一L。本文以单色显示图1显示区域图28《羊砖机嵌入系忱应用》_圈田_强国圈咖adv@mesnet.c0m.cn(广告专用)的每一个点对应于存储器中某个字节的某
7、一位。B条扫据是分别组织的,这时就要取RAM0的Dn,,⋯,D一描线分别指向:Y。一0,Y一S,⋯,BR一(B一1)S。用和RAM1的D。位作为输出到显示屏的B位数据,这就静态显示数据组织方法分别对显示块A、B、C、D组织显需要在两块RAM同时输出的2B位中选择需要的B位示数据。首先对显示块A的显示信息进行组织(x为作为输出数据,并且这B位数据是连续的。列号):显示步骤(在此只考虑垂直移动显示效果):双RAM①x一0,即当前扫描线各行与第0列相交各点的显技术将显示数据输出的时候,是将两块RAM中相同地址示数据按I)
8、o,D一,D一的顺序存储在存储器的第一个的两个数据同时输出。所以,如果设置RAM0为主存储存储单元中。器,RAM1为从存储器,则将两块RAM的显示数据存在②x值增加1,当前扫描线各行与x值对应列相交各一块串行存储器中时,偶地址单元应存储RAM0的数据,点的显示数据存储在存储器的下一个存储单元中。直至奇地址单元存储RAM1的数据,由于数据宽度为8,所以将x一0
此文档下载收益归作者所有