欢迎来到天天文库
浏览记录
ID:52618081
大小:68.00 KB
页数:8页
时间:2020-04-11
《实验六 集成计数器的应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验六集成计数器的应用实验目的理解分频和计数的概念,掌握任意进制计数器的构成方法实验原理计数器是一种能够记录输入脉冲个数的时序电路,在数字系统中使用非常广泛,不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。计数器的种类繁多。按照计数器中触发器是否同时翻转,可以分为同步计数器和异步计数器。在同步计数器中,各个触发器的时钟脉冲是一样的,所以触发器的翻转是同时发生的,这种电路结构称为同步时序电路。在异步计数器中,触发器的翻转有先有后,即各个触发器时钟信号不同,这种电路结构称为异步时序电路。按照计数器计数过程中数字增减分类,可以把计数器分为
2、加法计数器、减法计数器和可逆计数器。按照计数器中数字的编码方式又可以分成二进制计数器、二-十进制计数器、循环码计数器等。目前常用的计数器都已有成品,一般来说,除计数外,它们还具备清零和预置功能,本实验采用的计数器为7490和74193,其中7490是一个二-五-十进制异步计数器,管脚图如图7-1所示,内部逻辑图如图7-2所示。NC表示为空脚,不接线;R1、R2为两个异步清零端,S1、S2为两个异步置位端,CP1、CP2为两个时钟输入端,QA~QD为计数输出端。如果时钟从CP1引入,QA输出为二进制;时钟从CP2输入,QD输出为五进制;时钟从CP1引入,QA接CP2,则QDQ
3、CQBQA输出为8421BCD码的十进制计数器;如果时钟从CP2引入,QD接CP1,则QAQDQCQB输出为5421BCD码的十进制计数器。图7-17490管脚图图7-27490内部逻辑图本实验中使用的另外一种计数器为74193,它是一个可预置同步十六进制加减计数器,管脚图如图7-3所示,内部逻辑图如图7-4所示。其中COUNTDOWN、COUNTUP为时钟脉冲输入端,分别为向上和向下计数;DATAA~DATAD为并行数据输入端口;CLEAR为异步清零信号端;LOAD为置位端,将并行输入端口的数据传送到输出端;BORROW为借位端;CARRY为进位端;QA~QD为计数输出端
4、口。图7-374193管脚图图7-474193内部逻辑图本实验中用到的器件还有7475,它是一个四位的锁存器,管脚图如图7-5所示。其中D1~D4为数据输入端;G12、G34为锁存控制端,当控制端信号无效时,数据传送至输出端,控制信号有效时,实现锁存,输出保持不变;Q1~Q4为数据输出端。实验内容:TTL方波:将波形设置为方波,峰峰值设置为5V,直流偏置设置为2.5V1、7490为异步计数器,可以用5421和8421两种码制来实现十进制计数,请用两种码制实现7490的十进制计数,用TTL方波作为计数脉冲,并作出状态表。2、计数器7490有两个异步清零控制端R1和R2,试用7
5、490构成六进制(8421码)和七进制(5421码)计数器,验证起功能并画出连接图。不使用其他器件,还能构成哪些进制的计数器。3、利用7490、7475、7448和数码管,搭建一个十进制计数、锁存、译码、显示电路,验证7448的灭零输入功能和7475的锁存功能,并记录数码管的显示状态。4、考虑一下如何用计数器实现分频,用7490完成对TTL方波的二分频和十分频,并用示波器观察8421码和5421码两种码制的分频效果有什么不同。5、74193为可预置同步十六进制加减计数器,搭建电路,验证74193的并行输入功能和可逆计数功能,并注意观察起借位和进位,作出其状态表。(74193
6、的clr接0,load接1,两个时钟输入端一个接高电平,另外一个接脉冲输入)6、(选作)用计数器和数据选择器74153,实现一个信号为1001序列发生器,写出设计过程,并用实验来验证设计是否正确,记录实验结果。
此文档下载收益归作者所有