数字系统设计与VerilogHDL(第5版)第1章.ppt

数字系统设计与VerilogHDL(第5版)第1章.ppt

ID:52604763

大小:1.00 MB

页数:27页

时间:2020-04-11

数字系统设计与VerilogHDL(第5版)第1章.ppt_第1页
数字系统设计与VerilogHDL(第5版)第1章.ppt_第2页
数字系统设计与VerilogHDL(第5版)第1章.ppt_第3页
数字系统设计与VerilogHDL(第5版)第1章.ppt_第4页
数字系统设计与VerilogHDL(第5版)第1章.ppt_第5页
资源描述:

《数字系统设计与VerilogHDL(第5版)第1章.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字系统设计与VerilogHDL(第5版)数字系统设计与VerilogHDL(第5版)第1章EDA技术概述1.1EDA技术及其发展1.2Top-down设计与IP核复用1.3数字设计的流程1.4常用的EDA软件工具1.5EDA技术的发展趋势EDA(ElectronicDesignAutomation)就是以计算机为工作平台,以EDA软件工具为开发环境,以PLD器件或者ASIC专用集成电路为目标器件设计实现电路系统的一种技术。1.电子CAD(ComputerAidedDesign)2.电子CAE(ComputerAidedEngineering)3.EDA(ElectronicDesignA

2、utomation)1.1EDA技术及其发展EDA技术的应用范畴EDA技术的新发展(1)电子技术各个领域全方位融入EDA技术。(2)IP(IntellectualProperty)核在电子设计领域得到了广泛的应用。(3)嵌入式微处理器软核的出现,更大规模的FPGA/CPLD器件的不断推出,使得SoPC(SystemonProgrammableChip,可编程芯片系统)步入实用化阶段。(4)用FPGA实现完全硬件的DSP(数字信号处理)处理成为可能。(5)在设计和仿真两方面支持标准硬件描述语言的EDA软件不断推出,系统级、行为验证级硬件描述语言的出现使得复杂电子系统的设计和验证更加高效。现代E

3、DA技术的特征(1)采用硬件描述语言(HDL)进行设计(2)逻辑综合与优化(3)开放性和标准化(4)更完备的库(Library)1.2Top-down设计与IP核复用1.2.1Top-down设计1.2.2Bottom-up设计1.2.3IP复用技术与SOC1.2.1Top-down设计Top-down的设计须经过“设计—验证—修改设计—再验证”的过程,不断反复,直到结果能够实现所要求的功能,并在速度、功耗、价格和可靠性方面实现较为合理的平衡。Bottom-up设计,即自底向上的设计,由设计者调用设计库中的元件(如各种门电路、加法器、计数器等),设计组合出满足自己需要的系统缺点:效率低、易出

4、错1.2.2Bottom-up设计IP(IntellectualProperty):原来的含义是指知识产权、著作权,在IC设计领域指实现某种功能的设计。IP核(IP模块):指功能完整,性能指标可靠,已验证的、可重用的电路功能模块。IP复用(IPreuse)1.2.3IP复用技术与SoC软IP--用VHDL等硬件描述语言描述的功能块,但是并不涉及用什么具体电路元件实现这些功能。固IP--完成了综合的功能块。硬IP--供设计的最终阶段产品:掩膜。IP核与SoC设计SoC:SYSTEMonaCHIP1.3数字设计的流程基于FPGA/CPLD的数字系统设计流程1.原理图输入(Schematicdia

5、grams)2、硬件描述语言(HDL文本输入)设计输入(1)ABEL-HDL(2)AHDL(3)VHDL(4)VerilogHDLIEEE标准硬件描述语言与软件编程语言有本质的区别综合(Synthesis)将较高层次的设计描述自动转化为较低层次描述的过程◆行为综合:从算法表示、行为描述转换到寄存器传输级(RTL)◆逻辑综合:RTL级描述转换到逻辑门级(包括触发器)◆版图综合或结构综合:从逻辑门表示转换到版图表示,或转换到PLD器件的配置网表表示综合器是能自动实现上述转换的软件工具,是能将原理图或HDL语言描述的电路功能转化为具体电路网表的工具C、ASM...程序CPU指令/数据代码:0100

6、101000101100软件程序编译器COMPILER软件编译器和硬件综合器区别VHDL/VERILOG.程序硬件描述语言综合器SYNTHESIZER为ASIC设计提供的电路网表文件(a)软件语言设计目标流程(b)硬件语言设计目标流程布局布线布局布线可理解为将综合生成的电路逻辑网表映射到具体的目标器件中实现,并产生最终的可下载文件的过程。布局布线将综合后的网表文件针对某一具体的目标器件进行逻辑映射,把整个设计分为多个适合器件内部逻辑资源实现的逻辑小块,并根据用户的设定在速度和面积之间做出选择或折中;布局是将已分割的逻辑小块放到器件内部逻辑资源的具体位置,并使它们易于连线;布线则是利用器件的布

7、线资源完成各功能块之间和反馈信号之间的连接。仿真(Simulation)功能仿真(FunctionSimulation)时序仿真(TimingSimulation)仿真是对所设计电路的功能的验证编程配置把适配后生成的编程文件装入到PLD器件中的过程称为下载。通常将对基于EEPROM工艺的非易失结构PLD器件的下载称为编程(Program),将基于SRAM工艺结构的PLD器件的下载称为配置(Configure)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。