用原理图输入法设计内容四位全加器实验.doc

用原理图输入法设计内容四位全加器实验.doc

ID:52438088

大小:235.00 KB

页数:4页

时间:2020-03-27

用原理图输入法设计内容四位全加器实验.doc_第1页
用原理图输入法设计内容四位全加器实验.doc_第2页
用原理图输入法设计内容四位全加器实验.doc_第3页
用原理图输入法设计内容四位全加器实验.doc_第4页
资源描述:

《用原理图输入法设计内容四位全加器实验.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验一用原理图输入法设计四位全加器一实验目的熟悉利用QuartusII的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个8位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。二实验原理一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的最低进位输入信号cin相接。而1位全加器可以按照5.4节介绍的方法来完成。三实验内容分层设计:1:先设计一个一位半加器,由一个2输入与门一个非门和一个异或门构成。2个inputa和b2个输

2、出co和soCo为进位半加器原理图如下所示:半加器仿真波形图如下图所示:一个一位全加器分别由2个刚设计的半加器构成,2个半加器之间通过一个2输入或门连接。一位全加器设计原理图如下:一位全加器仿真波形如下图所示:2,建立一个更高层次的原理图设计,利用以上获得的1位全加器构成4位全加器,并完成编译、综合、适配、仿真、和硬件测试。其中A0A1A2A3B0B1B2B3为2个四位输入,4位输出D0D1D2D3为4个全加器so输出,4个co进位依次连接,最后只输出一个进位co,表示最后结果总进位。四位全加器原理图如下所示:四位全加器波形图如下

3、所示:四实验总结通过本次实验,我掌握了QuartusII的原理图输入方法设计简单组合电路和层次化设计的方法和详细流程。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。