实验三-8线3线优先编码器.doc

实验三-8线3线优先编码器.doc

ID:51941480

大小:88.50 KB

页数:3页

时间:2020-03-20

实验三-8线3线优先编码器.doc_第1页
实验三-8线3线优先编码器.doc_第2页
实验三-8线3线优先编码器.doc_第3页
资源描述:

《实验三-8线3线优先编码器.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、姓名学号实验日期成绩XXXXXXXXXX年月日实验三基本组合逻辑电路的PLD实现(2)l实验名称:利用原理图输入法与VerilogHDL输入法设计一个8线-3线优先编码器l实验目的:1.熟悉用可编程器件实现基本组合逻辑电路的方法。2.进一步熟悉MAX+plusII软件的使用方法,熟悉原理图输入法和VerilogHDL输入法,进一步熟悉如何编译,器件选择,管脚分配和仿真。l预习要求:1.回顾数字电路中关于优先编码器的相关知识。l实验说明:1.用MAX+plusII软件开发PLD器件有两种设计输入方式:原理图输入和HDL语言输入方式,或者将两者结合起来,一部分电路采用原理图,另一部分采用H

2、DL语言。2.优先编码器的功能是允许同时在几个输入端有输入信号,编码器按照输入信号的优先等级对同时输入的多路信号中优先级最高的一路进行编码。3.8线-3线优先编码器的真值表如下图所示:l实验内容与步骤:1.新建一个属于自己的工程目录。2.新建一张电路图文档,调用8线-3线优先编码器芯片74148(注意其均是低电平有效),完成设计。3.对电路图进行编译,仿真。4.用VerilogHDL语言方式编写一个8线-3线优先编码器。5.完成编译,管脚分配,并对模块进行仿真。l实验报告要求:1.将自己绘制的电路图或者编写的VerilogHDL代码,截图或者复制到实验报告中。2.将代码关键位置写上相应

3、注释(可用中文)。3.对仿真波形截图,贴到实验报告中。l实验图表与数据:1.8线-3线优先编码器电路图:2.8线-3线优先编码器电路仿真波形:3.8线-3线优先编码器Verilog代码:4.8线-3线优先编码器Verilog代码仿真波形:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。